www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁(yè) > > FPGA開(kāi)源工作室


第五篇:mig讀寫(xiě)時(shí)序下板實(shí)現(xiàn)

1頂層文件和約束文件

ddr3_test.v

參見(jiàn)參考工程:ddr3_test。

ddr3.xdc

  1. set_property PACKAGE_PIN E3 [get_ports clk]

  2. set_property IOSTANDARD LVCMOS33 [get_ports clk]

  3. set_property PACKAGE_PIN D9 [get_ports reset]

  4. set_property PACKAGE_PIN E1 [get_ports init_calib_complete]

  5. set_property IOSTANDARD LVCMOS33 [get_ports init_calib_complete]

  6. set_property IOSTANDARD LVCMOS33 [get_ports reset]

2 下板實(shí)現(xiàn)讀寫(xiě)時(shí)序

1>完成綜合和實(shí)現(xiàn)


2>下載bit文件和debug文件。

3>下載完成,查看波形。

4>app_wdf_data數(shù)據(jù)格式改為Unsigned Decimal。

5>查看寫(xiě)時(shí)序。

6>查看讀時(shí)序。

基于xilinx mig ip對(duì)ddr3讀寫(xiě)驗(yàn)證完成。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專(zhuān)欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
關(guān)閉