www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當前位置:首頁 > 智能硬件 > 智能硬件
[導讀]上拉電阻和下拉電阻是電路設計中常用的兩種電阻,它們的主要功能是調(diào)整電路中的電平狀態(tài),以確保電路的穩(wěn)定性和信號的正確傳輸。

電阻" target="_blank">上拉電阻和下拉電阻是電路設計中常用的兩種電阻,它們的主要功能是調(diào)整電路中的電平狀態(tài),以確保電路的穩(wěn)定性和信號的正確傳輸。以下是上拉電阻和下拉電阻的區(qū)別:

上拉電阻。上拉電阻是將一個不確定的信號通過一個電阻與電源(通常是正極)相連,固定在高電平。這種電阻通常用于為電路提供電流,特別是當電路的輸入端需要一個穩(wěn)定的高電平時。

下拉電阻。下拉電阻則是將一個不確定的信號通過一個電阻與地(通常是負極)相連,固定在低電平。這種電阻通常用于為電路提供電流,特別是當電路的輸入端需要一個穩(wěn)定的低電平時。

總的來說,上拉電阻使電路的輸入端表現(xiàn)為高電平,而下拉電阻則使電路的輸入端表現(xiàn)為低電平。

上拉就是將不確定的信號通過一個電阻鉗位在高電平!電阻同時起限流作用!下拉同理!

上拉是對器件注入電流,下拉是輸出電流;弱強只是上拉電阻的阻值不同,沒有什么嚴格區(qū)分;對于非集電極(或漏極)開路輸

出型電路(如普通門電路)提升電流和電壓的能力是有限的,上拉電阻的功能主要是為集電極開路輸出型電路輸出電流通道。

二、上下拉電阻作用:

1、提高電壓準位:

a. 當 TTL 電路驅(qū)動 COMS 電路時,如果 TTL 電路輸出的高電平低于 COMS 電路的最低高電平(一般為 3.5V), 這時就需要在

TTL 的輸出端接上拉電阻,以提高輸出高電平的值。

b. OC 門電路必須加上拉電阻,以提高輸出的高電平值。

2、加大輸出引腳的驅(qū)動能力,有的單片機管腳上也常使用上拉電阻。

3、N/A pin 防靜電、防干擾:在COMS芯片上,為了防止靜電造成損壞,不用的管腳不能懸空,一般接上拉電阻產(chǎn)生降低輸入阻抗, 提供泄荷通路。同時管腳懸空就比較容易接受外界的電磁干擾。

4、電阻匹配,抑制反射波干擾:長線傳輸中電阻不匹配容易引起反射波干擾,加上下拉電阻是電阻匹配,有效的抑制反射波干

擾。

5、預設空間狀態(tài)/缺省電位:在一些 CMOS 輸入端接上或下拉電阻是為了預設缺省電位. 當你不用這些引腳的時候, 這些輸入端

下拉接 0 或上拉接 1。在I2C總線等總線上,空閑時的狀態(tài)是由上下拉電阻獲得

6. 提高芯片輸入信號的噪聲容限:輸入端如果是高阻狀態(tài),或者高阻抗輸入端處于懸空狀態(tài),此時需要加上拉或下拉,以免收到

隨機電平而影響電路工作。同樣如果輸出端處于被動狀態(tài),需要加上拉或下拉,如輸出端僅僅是一個三極管的集電極。從而提高

芯片輸入信號的噪聲容限增強抗干擾能力。

{電源到元件間的叫上拉電阻,作用是平時使該腳為高電平地到元件間的叫下拉電阻,作用是平時使該腳為低電平上拉電阻和下拉電

阻的范圍由器件來定(我們一般用10K)

+Vcc

+------+=上拉電阻

|+-----+

|元件|

|+-----+

+------+=下拉電阻

-Gnd

一般來說上拉或下拉電阻的作用是增大電流,加強電路的驅(qū)動能力

比如說51的p1口

還有,p0口必須接上拉電阻才可以作為io口使用

上拉和下拉的區(qū)別是一個為拉電流,一個為灌電流

一般來說灌電流比拉電流要大

也就是灌電流驅(qū)動能力強一些}

三、上拉電阻阻值的選擇原則包括:

1、從節(jié)約功耗及芯片的灌電流能力考慮應當足夠大;電阻大,電流小。

2、從確保足夠的驅(qū)動電流考慮應當足夠小;電阻小,電流大。

3、對于高速電路,過大的上拉電阻可能邊沿變平緩。綜合考慮

以上三點,通常在1k到10k之間選取。對下拉電阻也有類似道理

四、原理:

上拉電阻實際上是集電極輸出的負載電阻。不管是在開關應用和模擬放大,此電阻的選則都不是拍腦袋的。工作在線性范圍就不

多說了,在這里是討論的是晶體管是開關應用,所以只談開關方式。找個TTL器件的資料單獨看末級就可以了,內(nèi)部都有負載電

阻根據(jù)不同驅(qū)動能力和速度要求這個電阻值不同,低功耗的電阻值大,速度快的電阻值小。但芯片制造商很難滿足應用的需要不

可能同種功能芯片做許多種,因此干脆不做這個負載電阻,改由使用者自己自由選擇外接,所以就出現(xiàn)OC、OD輸出的芯片。由

于數(shù)字應用時晶體管工作在飽和和截止區(qū),對負載電阻要求不高,電阻值小到只要不小到損壞末級晶體管就可以,大到輸出上升

時間滿足設計要求就可,隨便選一個都可以正常工作。但是一個電路設計是否優(yōu)秀這些細節(jié)也是要考慮的。集電極輸出的開關電

路不管是開還是關對地始終是通的,晶體管導通時電流從負載電阻經(jīng)導通的晶體管到地,截止時電流從負載電阻經(jīng)負載的輸入電

阻到地,如果負載電阻選擇小點功耗就會大,這在電池供電和要求功耗小的系統(tǒng)設計中是要盡量避免的,如果電阻選擇大又會帶

來信號上升沿的延時,因為負載的輸入電容在上升沿是通過無源的上拉電阻充電,電阻越大上升時間越長,下降沿是通過有源晶

體管放電,時間取決于器件本身。因此設計者在選擇上拉電阻值時,要根據(jù)系統(tǒng)實際情況在功耗和速度上兼顧。

3.從IC(MOS工藝)的角度,分別就輸入/輸出引腳做一解釋:

1. 對芯片輸入管腳, 若在系統(tǒng)板上懸空(未與任何輸出腳或驅(qū)動相接)是比較危險的.因為此時很有可能輸入管腳內(nèi)部電容電荷累積

使之達到中間電平(比如1.5V), 而使得輸入緩沖器的PMOS管和NMOS管同時導通, 這樣一來就在電源和地之間形成直接通路, 產(chǎn)生

較大的漏電流, 時間一長就可能損壞芯片. 并且因為處于中間電平會導致內(nèi)部電路對其邏輯(0或1)判斷混亂. 接上上拉或下拉電阻

后, 內(nèi)部點容相應被充(放)電至高(低)電平, 內(nèi)部緩沖器也只有NMOS(PMOS)管導通, 不會形成電源到地的直流通路. (至于防止靜電

造成損壞, 因芯片管腳設計中一般會加保護電路, 反而無此必要).

2. 對于輸出管腳:

1)正常的輸出管腳(push-pull型), 一般沒有必要接上拉或下拉電阻.

2)OD或OC(漏極開路或集電極開路)型管腳,

這種類型的管腳需要外接上拉電阻實現(xiàn)線與功能(此時多個輸出可直接相連. 典型應用是: 系統(tǒng)板上多個芯片的INT(中斷信號)輸出

直接相連, 再接上一上拉電阻, 然后輸入MCU的INT引腳, 實現(xiàn)中斷報警功能).

其工作原理是:

在正常工作情況下, OD型管腳內(nèi)部的NMOS管關閉, 對外部而言其處于高阻狀態(tài), 外接上拉電阻使輸出位于高電平(無效中斷狀態(tài));

當有中斷需求時, OD型管腳內(nèi)部的NMOS管接通, 因其導通電阻遠遠小于上拉電阻, 使輸出位于低電平(有效中斷狀態(tài)). 針對MOS

電路上下拉電阻阻值以幾十至幾百K為宜.

(注: 此回答未涉及TTL工藝的芯片, 也未曾考慮高頻PCB設計時需考慮的阻抗匹配, 電磁干擾等效應.)

1, 芯片引腳上注明的上拉或下拉電阻, 是指設計在芯片引腳內(nèi)部的一個電阻或等效電阻. 設計這個電阻的目的, 是為了當用戶不需

要用這個引腳的功能時, 不用外加元件, 就可以置這個引腳到缺省的狀態(tài). 而不會使 CMOS 輸入端懸空. 使用時要注意如果這個缺

省值不是你所要的, 你應該把這個輸入端直接連到你需要的狀態(tài).

2, 這個引腳如果是上拉的話, 可以用于 "線或" 邏輯. 外接漏極開路或集電極開路輸出的其他芯片. 組成負邏輯或輸入. 如果是下拉

的話, 可以組成正邏輯 "線或", 但外接只能是 CMOS 的高電平漏極開路的芯片輸出, 這是因為 CMOS 輸出的高, 低電平分別由

PMOS 和 NMOS 的漏極給出電流, 可以作成 P 漏開路或 N 漏開路. 而 TTL 的高電平由源極跟隨器輸出電流, 不適合 "線或".

一、上拉電阻和下拉電阻是什么?

上拉就是將不確定的信號通過一個電阻鉗位在高電平,電阻同時起限流作用。而下拉電阻是直接接到地上,接二極管的時候電阻末端是低電平,將不確定的信號通過一個電阻鉗位在低電平。上拉是對器件輸入電流,下拉是輸出電流;

強弱只是上拉電阻的阻值不同,沒有什么嚴格區(qū)分;

對于非集電極(或漏極)開路輸出型電路(如普通門電路)提供電流和電壓的能力是有限的,上拉電阻的功能主要是為集電極開路輸出型電路輸出電流通道。

二、上拉電阻和下拉電阻的用處和區(qū)別

上拉電阻和下拉電阻二者共同的作用是:避免電壓的“懸浮”,造成電路的不穩(wěn)定。

上拉電阻:

1、概念:將一個不確定的信號,通過一個電阻與電源VCC相連,固定在高電平;

2、上拉是對器件注入電流,灌電流;

3、當一個接有上拉電阻的IO端口設置為輸入狀態(tài)時,它的常態(tài)為高電平。

下拉電阻:

1、 概念:將一個不確定的信號,通過一個電阻與地GND相連,固定在低電平;

2、下拉是從器件輸出電流,拉電流;

3、當一個接有下拉電阻的IO端口設置為輸入狀態(tài)時,它的常態(tài)為低電平。

上拉是對器件注入電流,下拉是輸出電流,弱強只是上拉電阻的阻值不同,沒有什么嚴格區(qū)分,對于非集電極(或漏極)開路輸出型電路(如普通門電路)提升電流和電壓的能力是有限的,上拉電阻的功能主要是為集電極開路輸出型電路輸出電流通道。

聲明:該篇文章為本站原創(chuàng),未經(jīng)授權不予轉(zhuǎn)載,侵權必究。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫毥谦F公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數(shù)字化轉(zhuǎn)型技術解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關鍵字: AWS AN BSP 數(shù)字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時1.5...

關鍵字: 汽車 人工智能 智能驅(qū)動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務能7×24不間斷運行,同時企業(yè)卻面臨越來越多業(yè)務中斷的風險,如企業(yè)系統(tǒng)復雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務連續(xù)性,提升韌性,成...

關鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報道,騰訊和網(wǎng)易近期正在縮減他們對日本游戲市場的投資。

關鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會開幕式在貴陽舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關鍵字: 華為 12nm EDA 半導體

8月28日消息,在2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會上,華為常務董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權最終是由生態(tài)的繁榮決定的。

關鍵字: 華為 12nm 手機 衛(wèi)星通信

要點: 有效應對環(huán)境變化,經(jīng)營業(yè)績穩(wěn)中有升 落實提質(zhì)增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務引領增長 以科技創(chuàng)新為引領,提升企業(yè)核心競爭力 堅持高質(zhì)量發(fā)展策略,塑強核心競爭優(yōu)勢...

關鍵字: 通信 BSP 電信運營商 數(shù)字經(jīng)濟

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術學會聯(lián)合牽頭組建的NVI技術創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現(xiàn)場 NVI技術創(chuàng)新聯(lián)...

關鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會上,軟通動力信息技術(集團)股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關鍵字: BSP 信息技術
關閉