臺(tái)積電首提1nm工藝,實(shí)現(xiàn)1萬(wàn)億晶體管的單個(gè)芯片封裝
業(yè)內(nèi)消息,近日臺(tái)積電在IEDM 2023會(huì)議上制定了提供包含1萬(wàn)億個(gè)晶體管的芯片封裝路線,來(lái)自單個(gè)芯片封裝上的3D封裝小芯片集合,與此同時(shí)臺(tái)積電也在開(kāi)發(fā)單個(gè)芯片2000億晶體管,該戰(zhàn)略和英特爾類(lèi)似。
為了實(shí)現(xiàn)該目標(biāo),臺(tái)積電重申正在致力于2nm級(jí)N2和N2P生產(chǎn)節(jié)點(diǎn),以及1.4nm級(jí)A14和1nm級(jí)A10制造工藝,預(yù)計(jì)將于2030年完成。前不久臺(tái)積電透露其1.4nm級(jí)工藝制程研發(fā)已經(jīng)全面展開(kāi),2nm級(jí)制程將于2025年開(kāi)始量產(chǎn)。
據(jù)悉,臺(tái)積電的1.4nm節(jié)點(diǎn)的正式名稱(chēng)為A14,預(yù)計(jì)在技術(shù)上不太可能采用垂直堆疊互補(bǔ)場(chǎng)效應(yīng)晶體管(CFET)技術(shù),但臺(tái)積電仍在探索該技術(shù),預(yù)計(jì)A14可能將像N2節(jié)點(diǎn)一樣,依賴(lài)于臺(tái)積電第二代或第三代環(huán)繞柵極場(chǎng)效應(yīng)晶體管(GAAFET)技術(shù)。
考慮到自家N2節(jié)點(diǎn)計(jì)劃于2025年底量產(chǎn),N2P節(jié)點(diǎn)則定于2026年底量產(chǎn),因此A14節(jié)點(diǎn)預(yù)計(jì)將在2027-2028年問(wèn)世。N2和A14等節(jié)點(diǎn)將需要系統(tǒng)級(jí)協(xié)同優(yōu)化才能真正發(fā)揮作用,同時(shí)實(shí)現(xiàn)新的性能、功耗和功能水平。
此外,臺(tái)積電預(yù)計(jì)封裝技術(shù)(CoWoS、InFO、SoIC等)將不斷取得進(jìn)步,使其能夠在2030年左右構(gòu)建封裝超過(guò)1萬(wàn)億個(gè)晶體管的大規(guī)模多芯片解決方案。與此同時(shí),高孔徑EUV促使的小掩膜尺寸也將為芯片設(shè)計(jì)和制造商帶來(lái)挑戰(zhàn)。