Agile Analog 于DAC 展位號(hào) 2340上宣布新 IP 產(chǎn)品 電壓壓降感應(yīng)器 (IR Drop Sensor IP)
英國劍橋 11,2022 年 7 月。模擬 IP 創(chuàng)新者 Agile Analog? 為其不斷增長的模擬 IP 庫設(shè)計(jì)了壓降傳感器。對(duì)于設(shè)計(jì)人員來說,這是一項(xiàng)重要的安全特性,因?yàn)樗梢员O(jiān)控電流流過電阻器時(shí)的壓降,這稱為IR壓降,會(huì)影響芯片的時(shí)序,如果發(fā)生這種情況,可能會(huì)導(dǎo)致功能故障。

Agile Analog首席執(zhí)行官Barry Paterson解釋說:“增加了IR壓降的復(fù)雜性,它們可能會(huì)受到芯片其他區(qū)域活動(dòng)的影響,因此將我們的agileIR DROP納入設(shè)計(jì)中,可以實(shí)時(shí)監(jiān)控由電源波動(dòng),熱點(diǎn),短路等引起的任何IR壓降?!爸匾氖且?,在芯片的整個(gè)生命周期內(nèi),IR壓降可能會(huì)變得更糟,因此需要持續(xù)的片內(nèi)監(jiān)控。這是由電遷移引起的,即隨著時(shí)間的推移,當(dāng)電流流動(dòng)時(shí),金屬分子可以在導(dǎo)線內(nèi)遷移,使它們?cè)谠黾舆@些位置的電阻并導(dǎo)致IR下降的地方變窄。
Agile Analog 的 IR 壓降由一個(gè)基準(zhǔn)電壓源和一個(gè)或多個(gè)比較器組成,這些基準(zhǔn)電壓源和比較器設(shè)置為用于多電平檢測(cè)的不同閾值電平??梢宰远x觸發(fā)輸出的數(shù)量,并且可以在操作期間調(diào)整每個(gè)閾值以支持DVFS操作。四輸出配置如圖所示。
它專為低功耗而設(shè)計(jì),因此如果需要,它可以用于電池供電的設(shè)備,這些設(shè)備將隨著電池放電而改變電源。有功電流約為120 uA,關(guān)斷電流小于1 uA。作為安全設(shè)備,它具有通常為25納秒的快速檢測(cè)時(shí)間。當(dāng)步長典型值為20 mV時(shí),閾值精度分別為5%和1%。
Composa?
傳統(tǒng)上,模擬IP模塊必須針對(duì)每種應(yīng)用和工藝技術(shù)進(jìn)行手動(dòng)重新設(shè)計(jì),但Agile Analog? 具有自動(dòng)生成模擬IP的獨(dú)特方式,以完全滿足客戶的規(guī)格和工藝技術(shù)。它被稱為Composa?,它使用公司Composa庫中經(jīng)過試驗(yàn)和測(cè)試的模擬IP電路。實(shí)際上,數(shù)字IP的 “一次設(shè)計(jì),多次重用” 的模式現(xiàn)在首次應(yīng)用于模擬IP。由于Composa庫中的模擬IP電路已在以前的設(shè)計(jì)中進(jìn)行了廣泛的測(cè)試和使用,并且每次生成時(shí)都經(jīng)過全面驗(yàn)證,因此這為數(shù)字IP世界的“硅驗(yàn)證”提供了類似的保證。所有主要代工廠都得到支持,包括TSMC,GlobalFoundries,Samsung Foundry和SMIC以及其他IC代工廠和制造商。