正弦波信號(hào)發(fā)生器的設(shè)計(jì)
CPLD無(wú)刷直流電機(jī)的驅(qū)動(dòng)設(shè)計(jì)及原理分析是怎樣的?
基于1553B與CAN總線(xiàn)的電機(jī)控制網(wǎng)絡(luò)設(shè)計(jì)
FPGA技術(shù)概述
基于CPLD的出租車(chē)計(jì)費(fèi)器系統(tǒng)的研究與設(shè)計(jì)
深入淺出帶你了解FPGA架構(gòu)
你知道有哪些低功耗技術(shù)嗎?大佬帶你看CPLD中是如何降低功耗的
CPLD系統(tǒng)上的信號(hào)發(fā)生器設(shè)計(jì)
基于ARM與CPLD的無(wú)線(xiàn)內(nèi)窺系統(tǒng)設(shè)計(jì)
基于VHDL的專(zhuān)用串行通信芯片
FPGA或CPLD來(lái)開(kāi)發(fā)一個(gè)信號(hào)轉(zhuǎn)換模塊
預(yù)算:¥10000純硬件電路設(shè)計(jì),嵌入式軟件工作者勿擾,長(zhǎng)期合作。
預(yù)算:¥10000