介紹了等精度瀏量頻率的原理,利用Veirlog硬件描述語言設(shè)計(jì)實(shí)現(xiàn)了頻率計(jì)內(nèi)部功能模塊,時(shí)傳統(tǒng)的等精度剛量方法進(jìn)行了改進(jìn),增加了測(cè)量脈沖寬度的功能;采用AT89S51單片機(jī)進(jìn)行數(shù)據(jù)運(yùn)算處理,利用液晶顯示器對(duì)測(cè)量的頻率、周期、占空比進(jìn)行實(shí)時(shí)顯示,可讀性好。
1.基礎(chǔ)問題FPGA的基礎(chǔ)就是數(shù)字電路和HDL語言,想學(xué)好FPGA的人,建議床頭都有一本數(shù)字電路的書,不管是哪個(gè)版本的,這個(gè)是基礎(chǔ),多了解也有助于形成硬件設(shè)計(jì)的思想。 在語言方面,建議初學(xué)者學(xué)習(xí)Verilog語言,VHDL語
1 基礎(chǔ)問題FPGA的基礎(chǔ)就是數(shù)字電路和HDL語言,想學(xué)好FPGA的人,建議床頭都有一本數(shù)字電路的書,不管是哪個(gè)版本的,這個(gè)是基礎(chǔ),多了解也有助于形成硬件設(shè)計(jì)的思想。 在語言方面,建議初學(xué)者學(xué)習(xí)Verilog語言,VHDL語言
硬件描述語言Verilog為數(shù)字系統(tǒng)設(shè)計(jì)人員提供了一種在廣泛抽象層次上描述數(shù)字系統(tǒng)的方式,同時(shí),為計(jì)算機(jī)輔助設(shè)計(jì)工具在工程設(shè)計(jì)中的應(yīng)用提供了方法。該語言支持早期的行為結(jié)構(gòu)設(shè)計(jì)的概念,以及其后層次化結(jié)構(gòu)設(shè)計(jì)的實(shí)
基于Verilog的順序狀態(tài)邏輯FSM的設(shè)計(jì)與仿真
我是學(xué)自動(dòng)控制的,大學(xué)畢業(yè)后來到一家報(bào)社的印刷廠做高速輪轉(zhuǎn)印刷機(jī)及印前設(shè)備的電器維護(hù)。實(shí)事求是地來講那些德國進(jìn)口印刷機(jī)的科技含量還是很高的,它集合了計(jì)算機(jī)、局域網(wǎng)、通訊、PLC、工業(yè)控制、模電數(shù)電等多個(gè)科學(xué)領(lǐng)域的知識(shí)(一組印刷機(jī)的價(jià)錢幾乎可以買一架飛機(jī))??刹恍业氖牵@種體質(zhì)的單位對(duì)我們維護(hù)人員的要求僅僅是保障設(shè)備的正常運(yùn)轉(zhuǎn)而已