摘要:針對(duì)視頻采集系統(tǒng)需要對(duì)攝像頭輸出的復(fù)合視頻信號(hào)進(jìn)行快速轉(zhuǎn)化、采樣、存儲(chǔ)的要求,設(shè)計(jì)基于高速A/D轉(zhuǎn)換器TLC551O的視頻采集系統(tǒng)。模擬視頻信號(hào)通過(guò)A/D轉(zhuǎn)換器轉(zhuǎn)化為8位灰度值,16位微處理器MC9S12DG128B通過(guò)
摘要:針對(duì)視頻采集系統(tǒng)需要對(duì)攝像頭輸出的復(fù)合視頻信號(hào)進(jìn)行快速轉(zhuǎn)化、采樣、存儲(chǔ)的要求,設(shè)計(jì)基于高速A/D轉(zhuǎn)換器TLC551O的視頻采集系統(tǒng)。模擬視頻信號(hào)通過(guò)A/D轉(zhuǎn)換器轉(zhuǎn)化為8位灰度值,16位微處理器MC9S12DG128B通過(guò)
為提高中頻采樣系統(tǒng)性能,降低板級(jí)噪聲,加大采樣頻率的靈活性,設(shè)計(jì)并實(shí)現(xiàn)一種高性能中頻采樣系統(tǒng)。該系統(tǒng)利用AD9518-4實(shí)現(xiàn)可配置的采樣時(shí)鐘,根據(jù)不同的采樣要求,AD9518-4可提供多路不同頻率的輸出。系統(tǒng)還采用AD8352型運(yùn)算放大器作為A/D轉(zhuǎn)換器前端驅(qū)動(dòng)電路,將單端中頻輸入信號(hào)轉(zhuǎn)換為差分信號(hào),并進(jìn)行相應(yīng)放大,濾波等工作。配合AD9445型A/D轉(zhuǎn)換器,獲得14位低電壓差分輸出信號(hào)。實(shí)驗(yàn)結(jié)果表明,該系統(tǒng)在40 MHz中頻信號(hào)輸入的情況下,信噪比達(dá)到77.4 dBFS,并可實(shí)現(xiàn)采樣時(shí)鐘的可編程配置。與傳統(tǒng)方案相比,該采樣系統(tǒng)信噪比、無(wú)雜散動(dòng)態(tài)范圍。有效比特位等性能指標(biāo)都得到明顯改善。
為提高中頻采樣系統(tǒng)性能,降低板級(jí)噪聲,加大采樣頻率的靈活性,設(shè)計(jì)并實(shí)現(xiàn)一種高性能中頻采樣系統(tǒng)。該系統(tǒng)利用AD9518-4實(shí)現(xiàn)可配置的采樣時(shí)鐘,根據(jù)不同的采樣要求,AD9518-4可提供多路不同頻率的輸出。系統(tǒng)還采用AD8352型運(yùn)算放大器作為A/D轉(zhuǎn)換器前端驅(qū)動(dòng)電路,將單端中頻輸入信號(hào)轉(zhuǎn)換為差分信號(hào),并進(jìn)行相應(yīng)放大,濾波等工作。配合AD9445型A/D轉(zhuǎn)換器,獲得14位低電壓差分輸出信號(hào)。實(shí)驗(yàn)結(jié)果表明,該系統(tǒng)在40 MHz中頻信號(hào)輸入的情況下,信噪比達(dá)到77.4 dBFS,并可實(shí)現(xiàn)采樣時(shí)鐘的可編程配置。與
提出一種采用三級(jí)流水線型結(jié)構(gòu)的9位100 MSPS折疊式A/D轉(zhuǎn)換器,具體分析了其內(nèi)部結(jié)構(gòu)。電路使用0.6μm Bipolar工藝實(shí)現(xiàn),由5 V/3.3V雙電源供電,經(jīng)優(yōu)化設(shè)計(jì)后,實(shí)現(xiàn)了9位精度。100MSPS的轉(zhuǎn)換速度,功耗為650mW,差分輸入范圍2.2V。給出了在Cadence Spectre的仿真結(jié)果,討論了流水線A/D轉(zhuǎn)換器設(shè)計(jì)的關(guān)鍵問(wèn)題。
主要特點(diǎn) AD7262具有高速低功耗同步采樣,最高可達(dá)1 MS/s。其內(nèi)部集成的可編程放大器PGA有14種放大增益可供選擇。兩組比較器A、B和C、D用作電機(jī)控制或各種電極傳感器的運(yùn)算器。其中比較器A和B具有低功耗特點(diǎn),
主要特點(diǎn) AD7262具有高速低功耗同步采樣,最高可達(dá)1 MS/s。其內(nèi)部集成的可編程放大器PGA有14種放大增益可供選擇。兩組比較器A、B和C、D用作電機(jī)控制或各種電極傳感器的運(yùn)算器。其中比較器A和B具有低功耗特點(diǎn),
作為石油勘探中使用的地震數(shù)據(jù)采集系統(tǒng),目前主要采用∑-△技術(shù)完成A/D轉(zhuǎn)換。而其在整個(gè)電壓范圍內(nèi),依線性要求,地震數(shù)據(jù)采集中的時(shí)域起始段大信號(hào)與時(shí)域后段反射層的小信號(hào),共用同一增益的前置信號(hào)放大器,因前置放大器對(duì)大信號(hào)不能過(guò)載,限制了小信號(hào)在前端采集時(shí)的放大處理。為了更好地在小信號(hào)放大上發(fā)揮∑-△A/D轉(zhuǎn)換器的強(qiáng)噪聲抑制能力、良好的24位處理能力,通過(guò)信號(hào)分析,提出采用非線性前置放大器的方法,對(duì)大、小信號(hào)的增益分別處理,并完成了相應(yīng)的仿真設(shè)計(jì)。
概述:一種基于ATmega16L單片機(jī)的溫度控制系統(tǒng),闡述該系統(tǒng)的軟硬件設(shè)計(jì)方案。采用模塊化設(shè)計(jì)方法,利用增量式PID算法使被控對(duì)象的溫度值趨于給定值。實(shí)驗(yàn)結(jié)果表明該系統(tǒng)具有良好的檢測(cè)和控制功能。 1 引言 隨
摘要:針對(duì)加速度計(jì)電流信號(hào)微弱,給出一種大動(dòng)態(tài)范圍的高速高精度信號(hào)采集系統(tǒng)。介紹模數(shù)轉(zhuǎn)換器ADS8482的性能和工作原理,并給出ADS8482與DSP TMS320F28335的接口設(shè)計(jì)方案,包括部分硬件電路和軟件編程代碼。外圍擴(kuò)
摘要:針對(duì)加速度計(jì)電流信號(hào)微弱,給出一種大動(dòng)態(tài)范圍的高速高精度信號(hào)采集系統(tǒng)。介紹模數(shù)轉(zhuǎn)換器ADS8482的性能和工作原理,并給出ADS8482與DSP TMS320F28335的接口設(shè)計(jì)方案,包括部分硬件電路和軟件編程代碼。外圍擴(kuò)
摘要:分析雙通道低成本A/D轉(zhuǎn)換器CS5550的接口特點(diǎn),以ATmegal6單片機(jī)為例設(shè)計(jì)CS5550與單片機(jī)的接口電路。經(jīng)過(guò)對(duì)ATmegal6單片機(jī)SPI口的分析,詳細(xì)討論使用硬件SPI接口和軟件模擬SPI兩種方式的程序設(shè)計(jì),并給出相應(yīng)的
1 引言 ADS7822是一種12位的串行高速,其A/D轉(zhuǎn)換器采樣速率為75kHz、功耗低75 kHz下的功耗為0.54mW,7.5 kHz下的功耗為0.06mW)。 2 引腳排列及功能框圖: 引腳功能說(shuō)明如下: ADS7822的引腳排列如圖1所示,功能框
0 引 言傳統(tǒng)的電壓表在測(cè)量電壓時(shí)需要手動(dòng)切換量程,不僅不方便,而且要求不能超過(guò)該量程。如果在測(cè)量時(shí)忘記改變量程,則會(huì)出現(xiàn)很大的測(cè)量誤差,甚至有將電壓表燒壞的可能。本文中采用運(yùn)算放大器和集成多路模擬開(kāi)關(guān)電
本文先從ADC的技術(shù)參數(shù)、采樣誤差和采樣方法幾個(gè)方面闡述了電能測(cè)量時(shí),ADC的選擇必須有足夠的動(dòng)態(tài)范圍去滿足信號(hào)的最高的幅度,同時(shí)又要保持足夠的位數(shù)去獲得必須的準(zhǔn)確度。而且,它的采樣速率必須足夠的高,以便于采樣信號(hào)中的最高頻率成分。MAX125是高速4通道差動(dòng)輸入的14位同步采樣A/DC芯片,它每次采集可以輸入四路差動(dòng)模擬量信號(hào),在采/保電路作用下,依次進(jìn)行A/D轉(zhuǎn)換,每個(gè)通道的A/D轉(zhuǎn)換需要3μs,文中通過(guò)實(shí)例說(shuō)明MAX125在電能質(zhì)量測(cè)量中是完全勝任的。
本文先從ADC的技術(shù)參數(shù)、采樣誤差和采樣方法幾個(gè)方面闡述了電能測(cè)量時(shí),ADC的選擇必須有足夠的動(dòng)態(tài)范圍去滿足信號(hào)的最高的幅度,同時(shí)又要保持足夠的位數(shù)去獲得必須的準(zhǔn)確度。而且,它的采樣速率必須足夠的高,以便于采樣信號(hào)中的最高頻率成分。MAX125是高速4通道差動(dòng)輸入的14位同步采樣A/DC芯片,它每次采集可以輸入四路差動(dòng)模擬量信號(hào),在采/保電路作用下,依次進(jìn)行A/D轉(zhuǎn)換,每個(gè)通道的A/D轉(zhuǎn)換需要3μs,文中通過(guò)實(shí)例說(shuō)明MAX125在電能質(zhì)量測(cè)量中是完全勝任的。
在低成本、多通道數(shù)據(jù)采集系統(tǒng)中,串行接口A/D轉(zhuǎn)換器得到了廣泛的應(yīng)用,但是通道的輪換以及串行數(shù)據(jù)的傳輸會(huì)降低數(shù)據(jù)采集的速度和CPU的工作效率。以ADS7844為例介紹基于FPGA和VHDI。語(yǔ)言的A/D控制器設(shè)計(jì)方法,并通過(guò)計(jì)算機(jī)時(shí)序仿真結(jié)果驗(yàn)證了該控制器的正確性。該控制器具有輸入通道自動(dòng)轉(zhuǎn)換、數(shù)據(jù)并行輸出等特點(diǎn),提高了采集速度和CPU的工作效率。