高分辨率和大動態(tài)范圍的24位∑一△A/D轉(zhuǎn)換器在越來越多的領(lǐng)域得到廣泛應(yīng)用,但∑一△A/D轉(zhuǎn)換器通常采用串行傳輸,因此由它構(gòu)成的多道數(shù)據(jù)采集系統(tǒng)大都采用串并轉(zhuǎn)換。本文提出一種基于CS5321與CS5322的多通道數(shù)據(jù)采集系統(tǒng)。該系統(tǒng)直接將∑一△A/D轉(zhuǎn)換器與控制器的串口相連,并根據(jù)所采用A/D的特點對傳統(tǒng)的多道傳輸方案作了一些改進(jìn),使系統(tǒng)設(shè)計更簡潔,串行數(shù)據(jù)傳輸?shù)乃俣雀臁N恼陆榻B∑一△A/D轉(zhuǎn)換器的特點,多通道數(shù)據(jù)采集系統(tǒng)的結(jié)構(gòu)、工作原理及具體實現(xiàn)方案.
由于DSP有先進(jìn)的并行結(jié)構(gòu)使其特別適合于信號處理,故已經(jīng)越來越多的應(yīng)用于工業(yè)控制領(lǐng)域和各類儀器儀表的開發(fā)設(shè)計。
16位高速A/D轉(zhuǎn)換器在高速DSP處理器中的應(yīng)用
介紹了16位Σ-ΔA/D轉(zhuǎn)換器AD7705的特點、結(jié)構(gòu)和應(yīng)用,并舉例說明這種串行輸入/輸出的A/D轉(zhuǎn)換器與微控制器的一般接口方式,指出了微控制器對AD7705片內(nèi)寄存器編程的關(guān)鍵,并且給出了數(shù)據(jù)手冊中沒有的C51接口讀寫程序。
ADuC812內(nèi)集成的ADC轉(zhuǎn)換模塊,包含了8通道、12位、單電源 A/D轉(zhuǎn)換器。這些A/D轉(zhuǎn)換器由基于電容DAC的常規(guī)逐次逼近轉(zhuǎn)換器組成 ,接收的模擬輸入范圍為0~+VREF(+2.5V)。
介紹了16位Σ-ΔA/D轉(zhuǎn)換器AD7705的特點、結(jié)構(gòu)和應(yīng)用,并舉例說明這種串行輸入/輸出的A/D轉(zhuǎn)換器與微控制器的一般接口方式,指出了微控制器對AD7705片內(nèi)寄存器編程的關(guān)鍵,并且給出了數(shù)據(jù)手冊中沒有的C51接口讀寫程序。
詳細(xì)介紹CLC5958的內(nèi)部結(jié)構(gòu)和基本用法,提出一種基于FPGA和PCI總線的高速數(shù)據(jù)采集卡設(shè)計方案,并通過仿真驗證了該方案的可行性。
詳細(xì)介紹CLC5958的內(nèi)部結(jié)構(gòu)和基本用法,提出一種基于FPGA和PCI總線的高速數(shù)據(jù)采集卡設(shè)計方案,并通過仿真驗證了該方案的可行性。
雙通道12位串行A/D轉(zhuǎn)換器MAX144及其應(yīng)用
文中介紹了CS5381的性能特點及其在高速高精度采集系統(tǒng)中的應(yīng)用,給出了由兩片AD5381和ASP、FP-GA及FIFO存儲器構(gòu)成的四通道并行數(shù)據(jù)采集系統(tǒng)的設(shè)計方法和測試結(jié)果,該系統(tǒng)在混場源電磁法接收機(jī)中已經(jīng)得到了很好的應(yīng)用。