隨著芯片設(shè)計復雜度的提升,時鐘網(wǎng)絡(luò)功耗已成為系統(tǒng)級功耗的重要組成部分。時鐘門控技術(shù)通過動態(tài)關(guān)閉空閑模塊的時鐘信號,可顯著降低動態(tài)功耗。然而,傳統(tǒng)時鐘門控優(yōu)化方法面臨兩大挑戰(zhàn):一是如何精準識別時鐘信號的可控性,二是如何在RTL級實現(xiàn)高效的邏輯優(yōu)化。英諾達(Innoveda)推出的ERPE(Efficient RTL Power Engine)工具,通過可達性分析與邏輯引擎的深度融合,為RTL級時序時鐘門控優(yōu)化提供了創(chuàng)新解決方案。