摘要:為了使模擬集成電路的設計速度達到可現(xiàn)場編程的能力,提出了一種新型基于開關電容技術的現(xiàn)場可編程模擬陣列FPAA(FieldProgrammableAnalogArray)的構造體系,該陣列由數(shù)控電流、可配置模擬塊CAB(Configu-rableAnalogBlocks),開關電容和電路網(wǎng)絡組成,開關可由陣列內(nèi)部的信號動態(tài)控制,可用以實現(xiàn)開關電容全波整流等電路,從而根據(jù)要求執(zhí)行不同的功能。
DSP問世以來,以其強大的功能、合理的價格已經(jīng)被設計者廣泛應用。但不同于FPGA器件的是,DSP并不是為現(xiàn)場可編程而開發(fā)的,因此,在嵌入了DSP器件的產(chǎn)品中,如果需要對產(chǎn)品性能進行升級而需要升級程序時。
[導讀] Altera公司與現(xiàn)場可編程RF(射頻)收發(fā)器優(yōu)秀供應商Lime微系統(tǒng)公司達成戰(zhàn)略合作協(xié)議,重點是聯(lián)合開發(fā)并促進各種寬帶無線市場可編程解決方案的實現(xiàn)。 關鍵詞:LIMERF無線網(wǎng)絡Altera
【導讀】Altera正加速擴大旗下系統(tǒng)單晶片現(xiàn)場可編程閘陣列(SoC FPGA)市場滲透率。繼采用臺積電20奈米(nm)制程開發(fā)SoC FPGA后,Altera于近期再宣布將透過英特爾(Intel)14奈米制程量產(chǎn)下一代SoC FPGA,以提供更靈活和經(jīng)
ASIC是英文的Application Specific Integrated Circuits縮寫,即專用集成電路,是指應特定用戶要求和特定電子系統(tǒng)的需要而設計、制造的集成電路。目前用CPLD(復雜可編程邏輯器件)和FPGA(現(xiàn)場可編程邏輯陣列)來進行AS
北京時間11月23日消息,據(jù)國外媒體報道,英特爾當?shù)貢r間周一表示,該公司將整合凌動以及Altera的可編程芯片,進軍醫(yī)療設備等嵌入式設備市場。隨著越來越多的消費類產(chǎn)品和工業(yè)裝備“計算機化和聯(lián)網(wǎng)化”,英特爾急于在
汽車工業(yè)蓬勃發(fā)展,車載信息娛樂系統(tǒng)已經(jīng)不再是豪華轎車的獨有設施,越來越多的中低端轎車開始擁有自己的信息娛樂系統(tǒng)。 然而,車載信息娛樂系統(tǒng)是一個高度集成的復雜系統(tǒng),其中可以包括導航系統(tǒng)、影音系統(tǒng)、電
DSP問世以來,以其強大的功能、合理的價格已經(jīng)被設計者廣泛應用。但不同于FPGA器件的是,DSP并不是為現(xiàn)場可編程而開發(fā)的,因此,在嵌入了DSP器件的產(chǎn)品中,如果需要對產(chǎn)品性能進行升級而需要升級程序時,往往會由于現(xiàn)場可
DSP器件的現(xiàn)場可編程技術
本文以TI公司的54系列DSP為例,通過對DSP開發(fā)過程的分析和代碼生成機理的深入研究,找到了一種對DSP器件進行現(xiàn)場編程的方法。
本文以TI公司的54系列DSP為例,通過對DSP開發(fā)過程的分析和代碼生成機理的深入研究,找到了一種對DSP器件進行現(xiàn)場編程的方法。
結合繼電保護測試裝置的研制體會,介紹基于DSP的CPLD多方案現(xiàn)場可編程配置方法, 給出硬件的配置連接、CPLD配置數(shù)據(jù)的獲取與存儲方法和CPLD在DSP控制下的被動串行配置過程。設計中,不用專用配置PROH, 配置方案由OSP提供給CPLD,實現(xiàn)同一硬件對不同奧型信號的檢測與控制。
結合繼電保護測試裝置的研制體會,介紹基于DSP的CPLD多方案現(xiàn)場可編程配置方法, 給出硬件的配置連接、CPLD配置數(shù)據(jù)的獲取與存儲方法和CPLD在DSP控制下的被動串行配置過程。設計中,不用專用配置PROH, 配置方案由OSP提供給CPLD,實現(xiàn)同一硬件對不同奧型信號的檢測與控制。
根據(jù)C.F.KURTH和G.S.MOSCHYTZ采用z域四口等效電路對開關電容器網(wǎng)絡進行雙口分析的理論,以現(xiàn)場可編程模擬陣列實現(xiàn)的PID控制器為例