摘要:文中簡要介紹了一種基于FPGA的多功能數(shù)字鐘設(shè)計(jì)方案。在實(shí)現(xiàn)數(shù)字鐘計(jì)時(shí)、校時(shí)和整點(diǎn)報(bào)時(shí)等基本功能的基礎(chǔ)上增加世界時(shí)鐘功能,能夠?qū)⒈本r(shí)間快速轉(zhuǎn)換為格林威治標(biāo)準(zhǔn)時(shí)。該方案采用VHDL和原理圖相結(jié)合的設(shè)計(jì)輸
作為一個(gè)菜鳥我很愿意分享下我做的一些小東西,記得一年前好像少幾天吧,看記錄是2009年5月19日我用51單片機(jī)做數(shù)字鐘的情景,那個(gè)時(shí)候用匯編,焦頭爛額,做了三天,還請教了老師。哎,現(xiàn)在都已經(jīng)用C了,而且重心已經(jīng)
摘要:為使數(shù)字鐘從電路設(shè)計(jì)、性能分析到設(shè)計(jì)出PCB版(即印制電路版)圖的整個(gè)過程能夠在計(jì)算機(jī)上自動(dòng)處理完成,從而縮短設(shè)計(jì)周期、提高設(shè)計(jì)效率、戰(zhàn)小設(shè)計(jì)風(fēng)險(xiǎn)。本系統(tǒng)基于EDA技術(shù)的設(shè)計(jì)方法,提出一種采用P-MOS大規(guī)模
摘要:為使數(shù)字鐘從電路設(shè)計(jì)、性能分析到設(shè)計(jì)出PCB版(即印制電路版)圖的整個(gè)過程能夠在計(jì)算機(jī)上自動(dòng)處理完成,從而縮短設(shè)計(jì)周期、提高設(shè)計(jì)效率、戰(zhàn)小設(shè)計(jì)風(fēng)險(xiǎn)。本系統(tǒng)基于EDA技術(shù)的設(shè)計(jì)方法,提出一種采用P-MOS大規(guī)模