高頻脈沖噪聲對(duì)數(shù)字信號(hào)處理系統(tǒng)危害性最大。為了提高系統(tǒng)的抗干擾性能,在數(shù)字信號(hào)處理系統(tǒng)中可采取以下措施: 1、增加總線的抗干擾能力。采用三態(tài)門形式的總線結(jié)構(gòu),并給總線接上拉電阻,使總線在瞬間處于穩(wěn)定
本文所設(shè)計(jì)的方案已經(jīng)成功應(yīng)用于筆者開發(fā)的激光掃描系統(tǒng)中。實(shí)踐證明,該方案所用硬件簡(jiǎn)潔,系統(tǒng)工作穩(wěn)定,數(shù)據(jù)傳輸可靠。本系統(tǒng)由于具有高速實(shí)時(shí)數(shù)據(jù)運(yùn)算能力,可廣泛應(yīng)用于語(yǔ)音處理、數(shù)字加密、圖像處理、多路數(shù)據(jù)采集處理等領(lǐng)域,可升級(jí)能力強(qiáng),具有很廣闊的應(yīng)用前景。
摘要:介紹了可編程邏輯器件在數(shù)字信號(hào)處理系統(tǒng)中的應(yīng)用。并運(yùn)用VHDL語(yǔ)言對(duì)采用Lattice公司的ispLSI1032E可編程邏輯器件所構(gòu)成的乘法器的結(jié)構(gòu)、原理及各位加法器的VHDL作了詳細(xì)的描述。該乘法器的是大特點(diǎn)是節(jié)省芯片
摘要:介紹了可編程邏輯器件在數(shù)字信號(hào)處理系統(tǒng)中的應(yīng)用。并運(yùn)用VHDL語(yǔ)言對(duì)采用Lattice公司的ispLSI1032E可編程邏輯器件所構(gòu)成的乘法器的結(jié)構(gòu)、原理及各位加法器的VHDL作了詳細(xì)的描述。該乘法器的是大特點(diǎn)是節(jié)省芯片
1 引言 隨著半導(dǎo)體技術(shù)的發(fā)展,可編程邏輯器件在結(jié)構(gòu)、工藝、集成度、功能、速度和靈活性等方面有了很大的改進(jìn)和提高,從而為高效率、高質(zhì)量、靈活地設(shè)計(jì)數(shù)字系統(tǒng)提供了可靠性。CPLD或FPGA技術(shù)的出現(xiàn),為DSP系統(tǒng)
1 引言 隨著半導(dǎo)體技術(shù)的發(fā)展,可編程邏輯器件在結(jié)構(gòu)、工藝、集成度、功能、速度和靈活性等方面有了很大的改進(jìn)和提高,從而為高效率、高質(zhì)量、靈活地設(shè)計(jì)數(shù)字系統(tǒng)提供了可靠性。CPLD或FPGA技術(shù)的出現(xiàn),為DSP系統(tǒng)
利用陣列信號(hào)進(jìn)行信號(hào)的二維到達(dá)方向(DOA)估計(jì)是近些年來(lái)研究的熱點(diǎn)。本文使用ADI 公司的ADSP21160為主處理器搭建了信號(hào)處理硬件平臺(tái),給出了對(duì)系統(tǒng)的構(gòu)思及具體電路設(shè)計(jì),具有一定的實(shí)用價(jià)值。ADSP21160采用超級(jí)哈
利用陣列信號(hào)進(jìn)行信號(hào)的二維到達(dá)方向(DOA)估計(jì)是近些年來(lái)研究的熱點(diǎn)。本文使用ADI 公司的ADSP21160為主處理器搭建了信號(hào)處理硬件平臺(tái),給出了對(duì)系統(tǒng)的構(gòu)思及具體電路設(shè)計(jì),具有一定的實(shí)用價(jià)值。ADSP21160采用超級(jí)哈
利用陣列信號(hào)進(jìn)行信號(hào)的二維到達(dá)方向(DOA)估計(jì)是近些年來(lái)研究的熱點(diǎn)。本文使用ADI 公司的ADSP21160為主處理器搭建了信號(hào)處理硬件平臺(tái),給出了對(duì)系統(tǒng)的構(gòu)思及具體電路設(shè)計(jì),具有一定的實(shí)用價(jià)值。ADSP21160采用超級(jí)哈
利用陣列信號(hào)進(jìn)行信號(hào)的二維到達(dá)方向(DOA)估計(jì)是近些年來(lái)研究的熱點(diǎn)?,F(xiàn)在,DOA估計(jì)雖然已經(jīng)達(dá)到相當(dāng)高的精度,但由于要進(jìn)行大量的矩陣運(yùn)算,必然要耗費(fèi)一定的時(shí)間。在某些情況下,為保證系統(tǒng)的實(shí)時(shí)性,對(duì)系統(tǒng)的硬件的
利用陣列信號(hào)進(jìn)行信號(hào)的二維到達(dá)方向(DOA)估計(jì)是近些年來(lái)研究的熱點(diǎn)。現(xiàn)在,DOA估計(jì)雖然已經(jīng)達(dá)到相當(dāng)高的精度,但由于要進(jìn)行大量的矩陣運(yùn)算,必然要耗費(fèi)一定的時(shí)間。在某些情況下,為保證系統(tǒng)的實(shí)時(shí)性,對(duì)系統(tǒng)的硬件的
基于ADSP21160的數(shù)字信號(hào)處理系統(tǒng)設(shè)計(jì)
本文提出一種方案把數(shù)字信號(hào)處理部分從PC機(jī)軟件中分離出來(lái)交給DSP處理,DSP處理完畢后再把數(shù)據(jù)交還PC機(jī)進(jìn)行管理。這樣充分利用DSP對(duì)數(shù)字信號(hào)高速處理的優(yōu)勢(shì),提高信號(hào)處理系統(tǒng)的實(shí)時(shí)性和穩(wěn)定性。本文以TMS320VC5402
PCI總線實(shí)現(xiàn)通用數(shù)字信號(hào)處理系統(tǒng)
介紹了數(shù)字信號(hào)處理系統(tǒng)(DSPs)中的干擾來(lái)源及其危害;從硬件構(gòu)成、軟件設(shè)計(jì)及EDA工具輔助設(shè)計(jì)三個(gè)方面詳細(xì)地描述了抗干擾的方法--以使DSP系統(tǒng)達(dá)到電磁兼容的目的;說(shuō)明了電磁兼容在電氣、電子系統(tǒng)中的重要性。
介紹了數(shù)字信號(hào)處理系統(tǒng)(DSPs)中的干擾來(lái)源及其危害;從硬件構(gòu)成、軟件設(shè)計(jì)及EDA工具輔助設(shè)計(jì)三個(gè)方面詳細(xì)地描述了抗干擾的方法--以使DSP系統(tǒng)達(dá)到電磁兼容的目的;說(shuō)明了電磁兼容在電氣、電子系統(tǒng)中的重要性。