本文主要針對二次雷達的通用處理要求,采用流行的FPGA和DSP結構的處理機,并且合理設計處理流程和算法,有效地整合二次雷達接收、發(fā)射、信號處理、點跡處理的功能,并適于FPGA 流水處理和DSP事務處理。該處理機結構簡單、緊湊,功能強大。經(jīng)測試,能有效處理AC模式和S模式應答信號,實施S模式詢問管理及相應功能。
unix中的信號處理機制
0 引言導彈主要依靠制導系統(tǒng)進行制導,完成從發(fā)射到命中目標的全過程。制導系統(tǒng)一般利用地面制導雷達或彈載導引頭對目標進行探測、參數(shù)計算、控制指令形成與傳輸、程序控制和伺服控制等。雷達導引頭是建立在雷達、自
0 引言導彈主要依靠制導系統(tǒng)進行制導,完成從發(fā)射到命中目標的全過程。制導系統(tǒng)一般利用地面制導雷達或彈載導引頭對目標進行探測、參數(shù)計算、控制指令形成與傳輸、程序控制和伺服控制等。雷達導引頭是建立在雷達、自
摘要:結合具體的雷達導引頭型號項目.從數(shù)字信號處理機的原理出發(fā),根據(jù)項目的要求提出了一種基于DBF技術的某型導引頭信號處理機設計方案,方案以Xilinx公司Virtex4 SX55 FPGA作為數(shù)字信號處理的核心器件,實現(xiàn)對6陣
摘要:結合具體的雷達導引頭型號項目.從數(shù)字信號處理機的原理出發(fā),根據(jù)項目的要求提出了一種基于DBF技術的某型導引頭信號處理機設計方案,方案以Xilinx公司Virtex4 SX55 FPGA作為數(shù)字信號處理的核心器件,實現(xiàn)對6陣
本文討論的是由高速DSP芯片ADSP—TS101構成的數(shù)字式雷達信號處理器。
本文討論的是由高速DSP芯片ADSP—TS101構成的數(shù)字式雷達信號處理器。
本文介紹了基于PCI總線的DSP數(shù)字信號處理板的硬件結構,并具體的討論了它在設計中的應用方法。
本文介紹了基于PCI總線的DSP數(shù)字信號處理板的硬件結構,并具體的討論了它在設計中的應用方法。