本文將介紹低功耗系統(tǒng)在降低功耗的同時(shí)保持精度所涉及的時(shí)序因素和解決方案,以滿足測(cè)量和監(jiān)控應(yīng)用的要求。文中將說明當(dāng)所選ADC是逐次逼近寄存器(SAR) ADC時(shí)的時(shí)序影響因素。Σ-Δ架構(gòu)的時(shí)序考慮因素有所不同(參見本系列文章的上篇)。本文探討信號(hào)鏈在模擬前端時(shí)序、ADC時(shí)序和數(shù)字接口時(shí)序方面的考慮。
本文將介紹低功耗系統(tǒng)在降低功耗的同時(shí)保持精度所涉及的時(shí)序因素和解決方案,以滿足測(cè)量和監(jiān)控應(yīng)用的要求。文中分析了模擬前端時(shí)序、ADC時(shí)序和數(shù)字接口時(shí)序,并給出了分析控制評(píng)估(ACE)時(shí)序工具的示例,這些工具旨在幫助系統(tǒng)設(shè)計(jì)人員和軟件工程師可視化對(duì)測(cè)量時(shí)序的影響或設(shè)置。上篇概述了兩種主要類型的ADC,主要關(guān)注Σ-Δ架構(gòu)。下篇將介紹與SAR ADC架構(gòu)相關(guān)的考慮因素。