本文從Intel公司的IPP工具對(duì)基于特定處理器的音頻編解碼優(yōu)化方案出發(fā) ,簡(jiǎn)要介紹IPP的嵌入式移植應(yīng)用與API編程規(guī)范以及優(yōu)化步驟.完成了在Intel XScale PXA255 PDA上,利用Linux下Qte/Qtopia GUI開發(fā)環(huán)境,通過IPP優(yōu)化,完成音頻解碼器的設(shè)計(jì)與實(shí)現(xiàn)。
本文介紹了在PowerPC405上利用嵌入式Linux來構(gòu)建數(shù)字視頻播放系統(tǒng)軟件平臺(tái)的過程,探討了嵌入式Linux系統(tǒng)里交叉編譯器、bootloader、Linux內(nèi)核、根文件系統(tǒng)等幾個(gè)主要部分的構(gòu)建過程。
CMOS工藝具有價(jià)格便宜、集成度高、功耗低的特點(diǎn)。隨著CMOS工藝的發(fā)展,器件特征頻率大幅提高,采用CMOS工藝實(shí)現(xiàn)超高速集成電路成為可能。本文給出了使用CMOS工藝設(shè)計(jì)的單片集成超高速4:1復(fù)接器。
本文針對(duì)該要求。采用ADL5317器件。給出了一種具有高精度、寬動(dòng)態(tài)范圍的APD偏壓控制/光功率監(jiān)測(cè)功能的核心電路。
詳細(xì)介紹了一種傾角測(cè)量系統(tǒng)的設(shè)計(jì)方案。已成功地在國(guó)家“十五”863計(jì)劃“水下流浪潮綜合測(cè)量技術(shù)”課題中得到應(yīng)用。
本文介紹基于SOPC的液晶屏接口組件的設(shè)計(jì)方法。利用SOPC Builder中的組件編輯器(Component Editor)實(shí)現(xiàn)液晶屏接口設(shè)計(jì)。
從CPU的總體結(jié)構(gòu)到局部功能的實(shí)現(xiàn)采用了自頂向下的設(shè)計(jì)方法和模塊化的設(shè)計(jì)思想,利用Xilinx公司的Spartan II系列FPGA,設(shè)計(jì)實(shí)現(xiàn)了八位CPU軟核
工業(yè)控制自動(dòng)化技術(shù)是一種運(yùn)用控制理論、儀器儀表、計(jì)算機(jī)和其它信息技術(shù),對(duì)工業(yè)生產(chǎn)過程實(shí)現(xiàn)檢測(cè)、控制、優(yōu)化、調(diào)度、管理和決策,達(dá)到增加產(chǎn)量、提高質(zhì)量、降低消耗、確保安全等目的的綜合性技術(shù)
CAN-Ethernet通信模塊,是一種直接連接以太網(wǎng)和CAN現(xiàn)場(chǎng)總線的設(shè)備,有效解決了控制系統(tǒng)中現(xiàn)場(chǎng)總線和上層信息管理層的互聯(lián)問題,使自動(dòng)化系統(tǒng)中的信息交換可以深入到現(xiàn)場(chǎng)設(shè)備一級(jí)。
大多數(shù)接收機(jī)必須處理動(dòng)態(tài)范圍很大的信號(hào),這需要進(jìn)行增益調(diào)整,以防止過載或某級(jí)產(chǎn)生互調(diào),調(diào)整解調(diào)器的工作以優(yōu)化工作。
介紹一個(gè)多路語音實(shí)時(shí)采集與壓縮處理系統(tǒng)。該系統(tǒng)基于PC-ISA總線結(jié)構(gòu),最大的特點(diǎn)是通過單片DSP高性能價(jià)格比實(shí)時(shí)地實(shí)現(xiàn)了多達(dá)10路的語音采集和10路語音實(shí)時(shí)壓縮及一路語音解壓處理。該系統(tǒng)已成功應(yīng)用于某語音記錄設(shè)備中。
探討了用DSP(數(shù)字信號(hào)處理器)和采樣ADC(模數(shù)轉(zhuǎn)換器)實(shí)現(xiàn)數(shù)字鎖定放大器的一種方法。
本文通過使用already-on(native)元件所提出的陣列式靈敏放大器的改進(jìn)結(jié)構(gòu),雖然該結(jié)構(gòu)會(huì)使版圖的面積增大,芯片的成本增加;但在它處于低功耗模式時(shí),可有效的感應(yīng)位線上更小的充電電流。
本文介紹了單個(gè)通道多目標(biāo)模擬時(shí)對(duì)多普勒頻移參數(shù)的實(shí)時(shí)控制方法,以及多個(gè)通道模擬多個(gè)信號(hào)時(shí)的實(shí)時(shí)控制方法,提出了信號(hào)間同步的解決方法。
通過本文介紹而制作完成后的BCD發(fā)生器可以提供4位BCD編碼輸出,方便地控制每位BCD輸出,可以快速地得到BCD編碼而完成測(cè)試或輸出BCD編碼接到集成電路的BCD編碼接口,無需頻繁跳線。