本文從幾個角度來探討電子產(chǎn)品開發(fā)過程中的開發(fā)成本控制方法。
在任何開關(guān)電源設(shè)計中,PCB板的物理設(shè)計都是最后一個環(huán)節(jié),如果設(shè)計方法不當,PCB可能會輻射過多的電磁干擾,造成電源工作不穩(wěn)定,文中針對各個步驟中所需注意的事項進行分析。
以TRAC020LH完全可重配置模擬器件和TRAC開發(fā)軟件為基礎(chǔ),設(shè)計模擬鎖相環(huán);給出仿真結(jié)果和利用PIC單片機對器件進行配置的應用電路。
介紹基于Altera Excalibur平臺的光信號采集片上系統(tǒng)的設(shè)計,詳細地分析片上系統(tǒng)各個組成部分的工作原理。
詳細分析8位微處理器IP core PicoBlaze的結(jié)構(gòu)、原理與設(shè)計方案。
文章介紹了APA150的主要特點、內(nèi)部結(jié)構(gòu)、主要性能參數(shù),給出了APA150在通信系統(tǒng)設(shè)計中的應用實例。
在對FFT(快速傅立葉變換)算法進行研究的基礎(chǔ)上,描述了用FPGA實現(xiàn)FFT的方法,并對其中的整體結(jié)構(gòu)、蝶形單元及性能等進行了分析。
介紹了利用現(xiàn)場可編程邏輯門陣列FPGA實現(xiàn)直接數(shù)字頻率合成(DDS)的原理、電路結(jié)構(gòu)和優(yōu)化方法。
介紹了Xilinx Foundation F3.1可編程器件開發(fā)工具軟件的組成和功能,同時介紹了該軟件工具中設(shè)計入口工具和設(shè)計實現(xiàn)工具的主要功能和使用特點。
采用數(shù)字化技術(shù)、在測控系統(tǒng)中用IP核實現(xiàn)D/A轉(zhuǎn)換,并且在1片可編程邏輯器件中實現(xiàn)。
介紹了HDB3編解碼的原理和方法,給出了用CPLD實現(xiàn)E1信號HDB3編解碼的方法,同時給出了它的實現(xiàn)原理圖,最后給出了XILINX的XC9500系列可編程邏輯器件的開發(fā)流程。
介紹lattice半導體公司推出的可編程模擬器件ispPAC10內(nèi)部結(jié)構(gòu)及設(shè)計應用。
論述VHDL中Loop語句動態(tài)表達式的可綜合性問題,提出三種解決方法:直接代入法、邊界擴充法和計數(shù)器法,并對比這三類方法的適用性。
首先介紹異步FIFO的概念、應用及其結(jié)構(gòu),然后分析實現(xiàn)異步FIFO的難點問題及其解決辦法;在傳統(tǒng)設(shè)計的基礎(chǔ)上提出一種新穎的電路結(jié)構(gòu)并對其進行綜合仿真和FPGA實現(xiàn)。
介紹3-DES算法的概要;以Xilinx公司SPARTANII結(jié)構(gòu)的XC2S100為例,闡述用FPGA高速實現(xiàn)3-DES算法的設(shè)計要點及關(guān)鍵部分的設(shè)計。