近年來(lái),無(wú)線網(wǎng)絡(luò)成為工控領(lǐng)域中迅速發(fā)展的熱點(diǎn)之一,也是工業(yè)自動(dòng)化產(chǎn)品未來(lái)的新增長(zhǎng)點(diǎn)。顯而易見(jiàn),在配置、安裝、修改和擴(kuò)展等方面,無(wú)線網(wǎng)絡(luò)的成本都低于有線網(wǎng)絡(luò)。特別是通過(guò)無(wú)線網(wǎng)絡(luò)可以很方便地接入移動(dòng)設(shè)備,
設(shè)計(jì)了一種簡(jiǎn)單而實(shí)用的小型音頻交換系統(tǒng)電路,它采用AT89S52單片機(jī)作為主控單元;采用MT8816AE作為交換控制矩陣。單片機(jī)通過(guò)接收主控計(jì)算機(jī)發(fā)送的通信幀來(lái)控制矩陣開關(guān)工作,從而實(shí)現(xiàn)了終端語(yǔ)音交換。
通過(guò)對(duì)囀音信號(hào)進(jìn)行簡(jiǎn)化處理。將復(fù)雜的囀音信號(hào)轉(zhuǎn)換為簡(jiǎn)單的純音信號(hào)。在此基礎(chǔ)上,利用DDS技術(shù)對(duì)純音信號(hào)進(jìn)行數(shù)字化處理,并通過(guò)CVI強(qiáng)大的信號(hào)分析和處理函數(shù)得到單周期純音信號(hào)所對(duì)應(yīng)的離散幅值。同時(shí)設(shè)計(jì)了硬件電路。對(duì)構(gòu)造的囀音信號(hào)進(jìn)行輸出。此外,還提出了對(duì)該系統(tǒng)進(jìn)行拓展的可行性及優(yōu)化的著眼點(diǎn)。
采用Allero公司新一代的兩相步進(jìn)電機(jī)驅(qū)動(dòng)器A3992和系統(tǒng)級(jí)MCU器件C805117300設(shè)計(jì)了小型步進(jìn)電機(jī)的硬件驅(qū)動(dòng)電路。該驅(qū)動(dòng)電路通過(guò)3線串行接口可方便地控制A3992,實(shí)現(xiàn)對(duì)步進(jìn)電機(jī)的細(xì)分驅(qū)動(dòng),并大大簡(jiǎn)化了步進(jìn)電機(jī)的細(xì)分驅(qū)動(dòng)。
IR21844是IR公司的橋式驅(qū)動(dòng)集成電路芯片,它采用高度集成的電平轉(zhuǎn)換技術(shù),大大簡(jiǎn)化了邏輯電路對(duì)功率器件的控制要求,同時(shí)提高了驅(qū)動(dòng)電路的可靠性。本文介紹了該芯片的主要特點(diǎn)及技術(shù)參數(shù),就芯片典型應(yīng)用電路進(jìn)行了分析,并以驅(qū)動(dòng)N溝通MOSFET管為例介紹了具體應(yīng)用的改進(jìn)。
介紹了針對(duì)AVR系列ATmega單片機(jī)的離線加密編程器技術(shù),并對(duì)引導(dǎo)區(qū)程序編程部分進(jìn)行了較為詳細(xì)的討論。通過(guò)實(shí)驗(yàn)表明,編程目標(biāo)板的BootLoacler區(qū)引導(dǎo)程序可以方便地對(duì)程序進(jìn)行調(diào)試、更新,并對(duì)知識(shí)產(chǎn)權(quán)進(jìn)行有效保護(hù)。
基于TMS320F2812內(nèi)部F1ash在線燒寫技術(shù),提出了一種串口燒寫Flash技術(shù)。詳細(xì)論述了燒寫技術(shù)的實(shí)現(xiàn)步驟.給出了關(guān)鍵部分的程序代碼。通過(guò)對(duì)比發(fā)現(xiàn),基于JTAG接口燒寫技術(shù)常用于調(diào)試階段,而串口燒寫技術(shù)能夠應(yīng)用于一些特殊場(chǎng)合,并能提高系統(tǒng)的可維護(hù)性。
本文介紹的基于IP網(wǎng)絡(luò)的采用通用計(jì)算機(jī)結(jié)合視頻采集卡的音視頻監(jiān)控系統(tǒng),已成功應(yīng)用于某大型倉(cāng)庫(kù)的無(wú)人看護(hù),使用情況表明其性能良好。今后,隨著相關(guān)技術(shù)的發(fā)展,基于IP網(wǎng)絡(luò)的功能更強(qiáng)大和體積更小巧的嵌入式數(shù)字監(jiān)控系統(tǒng)將得到越來(lái)越廣泛的應(yīng)用。
MTS102作傳感器的溫度檢測(cè)電路設(shè)計(jì)
提出一種采用現(xiàn)場(chǎng)可編程門陣列器件FPGA實(shí)現(xiàn)音頻處理芯片的方案。首先對(duì)FIR濾波器的算法進(jìn)行了改良,然后采用VHDL語(yǔ)言對(duì)音頻處理芯片的每個(gè)模塊分別設(shè)計(jì)。最后通過(guò)計(jì)算機(jī)軟件對(duì)該芯片進(jìn)行仿真,給出仿真波形和仿真結(jié)果,證明本芯片的設(shè)計(jì)達(dá)到了預(yù)期要求。
本文介紹了一種基于具有阻抗內(nèi)匹配性質(zhì)的場(chǎng)效應(yīng)管設(shè)計(jì)的S波段功放,無(wú)需設(shè)計(jì)匹配電路,減少了優(yōu)化設(shè)計(jì)的功放模塊,因此縮短了研發(fā)周期,降低了設(shè)計(jì)成本,提高了技術(shù)指標(biāo)。
高壓縮比標(biāo)準(zhǔn)的各種特性為技術(shù)人員提供了廣闊的空間,在復(fù)雜性、延遲以及其他約束實(shí)時(shí)性能的因素之間獲得最佳平衡。
闡述了在系統(tǒng)可編程模擬器件的特點(diǎn)以及用它設(shè)計(jì)雙二階型、連續(xù)時(shí)間低通和帶通濾波器的方法。
針對(duì)機(jī)器人伺服控制系統(tǒng)高速度、高精度的要求,介紹一種全數(shù)字化的基于神經(jīng)網(wǎng)絡(luò)控制的直流電機(jī)速度伺服控制系統(tǒng)的設(shè)計(jì)方案。速度控制器采用BP網(wǎng)絡(luò)參數(shù)辨識(shí)自適應(yīng)控制,并將其在FPGA進(jìn)行硬件實(shí)現(xiàn);同時(shí)用Nios II軟核處理器作為上位機(jī),構(gòu)成一個(gè)完整的速度伺服控制器的片上可編程系統(tǒng)(SOPC)。實(shí)驗(yàn)結(jié)果表明,該控制系統(tǒng)具有較高的控制精度、較好的穩(wěn)定性和靈活性。
介紹一種簡(jiǎn)單射頻識(shí)別系統(tǒng)設(shè)計(jì)。該設(shè)計(jì)包括閱讀器、應(yīng)答器和線圈3部分。由單片機(jī)控制閱讀器向應(yīng)答器發(fā)射無(wú)線信號(hào),并接收應(yīng)答器回送的信號(hào),再通過(guò)分析回送信號(hào)識(shí)別物品。閱讀器和應(yīng)答器之間以半雙工通信方式通信。