IBM RFID中間件具有屏蔽RFID硬件設(shè)備差異和應(yīng)用系統(tǒng)差異的特征,這一特征使RFID技術(shù)與現(xiàn)有的圖書管理系統(tǒng)實(shí)現(xiàn)無(wú)縫鏈接的同時(shí),保證了兩者的獨(dú)立性。本文在介紹IBM RFID中間件的基礎(chǔ)上,給出了基于IBM RFID中間件的圖書館管理系統(tǒng),并闡述了系統(tǒng)的工作過(guò)程。
模數(shù)(A/D)轉(zhuǎn)換芯片廣泛應(yīng)用于數(shù)據(jù)采集和信號(hào)檢測(cè)中,其精度一般在8~24位之間。主要以MAXIM公司的MAXl97【1】模數(shù)轉(zhuǎn)換芯片和ATMEL公司的AT89S52【2】單片機(jī)設(shè)計(jì)的12位精度數(shù)據(jù)采集系統(tǒng)為例,詳細(xì)說(shuō)明了單片機(jī)高精度數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)方法及單片機(jī)數(shù)字濾波的方法。
提出了一種基于FPGA的多路模擬量信號(hào)源設(shè)計(jì)方法。該系統(tǒng)以Altera公司的Cyclone系列EP2C8為核心。它包括多路數(shù)模轉(zhuǎn)換單元、電源隔離、穩(wěn)壓?jiǎn)卧斑\(yùn)算放大單元等,實(shí)現(xiàn)了電源獨(dú)立的不同頻率、不同波形的多路模擬量信號(hào)源。主要模塊采用VHDL實(shí)現(xiàn),通過(guò)合理利用路選通信號(hào)對(duì)各路模擬量信號(hào)進(jìn)行鎖存,實(shí)現(xiàn)了各路數(shù)據(jù)的正確分路,各路模擬量波形輸出,并通過(guò)USB接口上傳數(shù)據(jù)并實(shí)時(shí)顯示,經(jīng)多次測(cè)試表明,該系統(tǒng)穩(wěn)定可靠,每路輸出電壓紋波小于30 mV。
介紹了非對(duì)稱數(shù)字用戶環(huán)路收發(fā)器片上系統(tǒng)芯片的組織結(jié)構(gòu),對(duì)其硬件實(shí)現(xiàn)給出了具體描述。
介紹了數(shù)據(jù)收發(fā)器CY7B923/933的性能特點(diǎn)、結(jié)構(gòu)原理、工作模式及應(yīng)用電路。在一VME總線系統(tǒng)中,采用該收發(fā)器及UTP雙絞線實(shí)現(xiàn)了400Mbps的串行數(shù)據(jù)傳輸。
MICRF500是Micrel公司推出的低功耗單片F(xiàn)SK無(wú)線電收發(fā)芯片。它的工作頻率范圍為700MHz~1GHz,接收靈敏度為-104dBm,RF輸出功率為10dBm。該芯片內(nèi)含接收、發(fā)射和控制接口三部分。文中介紹了MICRF500的結(jié)構(gòu)、原理和特性,給出了它的具體應(yīng)用電路。
文章提出了一種基于FPGA和通用異步通信芯片SC16C554的多串口數(shù)據(jù)通信的方法,分析了硬件電路設(shè)計(jì)和軟件實(shí)現(xiàn)的關(guān)鍵點(diǎn)。測(cè)試結(jié)果表明該方法能大大減小接收數(shù)據(jù)的響應(yīng)時(shí)間,提高多串口數(shù)據(jù)通信的可靠性。
傳統(tǒng)的無(wú)線密碼鎖實(shí)現(xiàn)方案中,多發(fā)送固定的密碼,難以對(duì)付"拷貝重發(fā)"和"掃描跟蹤"等入侵手法。文章提出一種基于非線性移位寄存器技術(shù)的跳碼方案,這種方案能保證鑰匙每次發(fā)送的密碼都是隨機(jī)的,不重復(fù)的,因此能有效避免"拷貝重發(fā)"和"掃描"等手法的入侵,基本達(dá)到了無(wú)法破解的安全性。
串話現(xiàn)象是移動(dòng)通信中較常見(jiàn)的故障現(xiàn)象之一。本文就串話現(xiàn)象及其原因進(jìn)行分析,提出在基站子系統(tǒng)傳輸?shù)恼Z(yǔ)音幀中加入測(cè)試比特位的方案,根據(jù)測(cè)試前后測(cè)試比特位的比較,達(dá)到檢測(cè)基站是否產(chǎn)生串話現(xiàn)象的目的。
簡(jiǎn)要介紹采用N87C196MC的波形發(fā)生器的結(jié)構(gòu)、原理,以及用N87C196MC作為主控芯片的空調(diào)逆變器方案。
本設(shè)計(jì)以ARM7微處理器為核心,采用ARM7中的高速A/D為測(cè)壓?jiǎn)卧?提高了數(shù)據(jù)傳輸?shù)目煽啃?數(shù)據(jù)結(jié)果通過(guò)LCD實(shí)時(shí)顯示,顯示方式友好直觀;采用RAM和UART分別存儲(chǔ)和傳輸數(shù)據(jù),實(shí)現(xiàn)了監(jiān)測(cè)數(shù)據(jù)的長(zhǎng)期存儲(chǔ)和與PC的通信傳輸。
FPGA的成本越來(lái)越低,F(xiàn)PGA上的嵌入式系統(tǒng)(SOPC)也應(yīng)用得越來(lái)越廣泛。但是相對(duì)其他成熟的計(jì)算機(jī)體系,SOPC系統(tǒng)現(xiàn)在還沒(méi)有命令行。為了更好的推廣SOPC應(yīng)用,筆者開(kāi)發(fā)了一個(gè)智能的命令行模塊,可以調(diào)用系統(tǒng)中的任意函數(shù),降低了開(kāi)發(fā)人員的使用難度。在最小配置時(shí),它只有大約1000行代碼,占用14KB存儲(chǔ)容量,可以放在完全由FPGA片內(nèi)資源構(gòu)成的計(jì)算機(jī)系統(tǒng)中。它的結(jié)構(gòu)也具有很好的擴(kuò)展性,開(kāi)發(fā)人員可以結(jié)合自己的需求,輕松添加命令,豐富它的特性。
本系統(tǒng)經(jīng)多次實(shí)驗(yàn)室測(cè)試,可以對(duì)多種不同輸出范圍的模擬震動(dòng)傳感器進(jìn)行信號(hào)采集,并且精度高、速度快。由于將采集得到的數(shù)據(jù)實(shí)時(shí)發(fā)送到以太網(wǎng)上,故通過(guò)連接在網(wǎng)上的工作站可同時(shí)對(duì)多套信號(hào)采集設(shè)備進(jìn)行控制和記錄,大大提高了系統(tǒng)的可擴(kuò)展性。綜上可以看出,本系統(tǒng)非常適合在對(duì)采集速度和傳感器節(jié)點(diǎn)數(shù)量要求較高的測(cè)試領(lǐng)域應(yīng)用。
我們?cè)O(shè)計(jì)的系統(tǒng)實(shí)現(xiàn)了快速重復(fù)配置和測(cè)試的功能,配置數(shù)據(jù)可以直接引用EDA軟件生成的位流文件而不需要像ATE一樣轉(zhuǎn)換成繁雜的測(cè)試激勵(lì)形式,相較于ATE有一定的優(yōu)勢(shì),對(duì)FPGA測(cè)試有一定的使用價(jià)值。
引 言 錨固技術(shù)是巖土加固工程的主要方法,目前己廣泛應(yīng)用于礦山、鐵路、水利水電、地質(zhì)等系統(tǒng)的隧道、邊坡、山體加固等工程中。但巖土加固工程屬隱蔽工程,在施工過(guò)程中的管理和監(jiān)督較為困難,目前國(guó)內(nèi)在驗(yàn)收