西部數(shù)據(jù)(Western Digital)近日發(fā)布了基于RISC-V指令集的自研通用架構(gòu)SweRV。SweRV內(nèi)核是西部數(shù)據(jù)的幾個(gè)RISC-V項(xiàng)目之一,作為他們努力引領(lǐng)ISA(指令集架構(gòu))及其生態(tài)系統(tǒng)
學(xué)習(xí)狀態(tài)監(jiān)控CbM系統(tǒng)設(shè)計(jì),完成測試
AVR單片機(jī)十日通(上)
Allegro軟件百問百答
開拓者FPGA開發(fā)板教程100講(上)
PCB阻抗設(shè)計(jì)與計(jì)算
內(nèi)容不相關(guān) 內(nèi)容錯(cuò)誤 其它
本站介紹 | 申請友情鏈接 | 歡迎投稿 | 隱私聲明 | 廣告業(yè)務(wù) | 網(wǎng)站地圖 | 聯(lián)系我們 | 誠聘英才
ICP許可證號:京ICP證070360號 21ic電子網(wǎng) 2000- 版權(quán)所有 用戶舉報(bào)窗口( 郵箱:macysun@21ic.com )
京公網(wǎng)安備 11010802024343號