嵌入式實(shí)時(shí)操作系統(tǒng)在目前的嵌入式應(yīng)用中用得越來(lái)越廣泛,尤其在功能復(fù)雜、系統(tǒng)龐大的應(yīng)用中顯得愈來(lái)愈重要。人們要求實(shí)時(shí)嵌入式產(chǎn)品能夠提供更為強(qiáng)勁的計(jì)算能力,以滿(mǎn)足無(wú)
實(shí)時(shí)系統(tǒng)中混合任務(wù)集的動(dòng)態(tài)電壓調(diào)節(jié)算法
動(dòng)態(tài)電壓調(diào)節(jié)被看作是降低處理器能耗的關(guān)鍵技術(shù),介紹實(shí)時(shí)系統(tǒng)和動(dòng)態(tài)電壓調(diào)節(jié)的基本概念,并在CMOS器件功耗理論和實(shí)時(shí)系統(tǒng)下任務(wù)調(diào)度理論的基礎(chǔ)上,提出基于混合任務(wù)集的減慢因子DVS算法。