我們已經(jīng)有能力堆疊芯片并創(chuàng)建多芯片封裝,然而,冷卻強(qiáng)大的芯片是一項艱巨的任務(wù),迄今為止,多層設(shè)計主要用于NAND閃存芯片等低功耗產(chǎn)品。這可能會在不久的將來發(fā)生變化。普渡大學(xué)的研究人員在DARPA授權(quán)下工作,開發(fā)了一種使用沸騰介質(zhì)流體通過芯片本身的微通道,來冷卻芯片的新方法。
觀看華邦安全閃存技術(shù)研討會,分享你的設(shè)計安全小“芯”思
C 語言靈魂 指針 黃金十一講 之(7)
輕松掌握Git與GitHub
3小時熟悉Allegro軟件功能、層作用、與114個高效快捷鍵
編程魔法師之顯示器
內(nèi)容不相關(guān) 內(nèi)容錯誤 其它
本站介紹 | 申請友情鏈接 | 歡迎投稿 | 隱私聲明 | 廣告業(yè)務(wù) | 網(wǎng)站地圖 | 聯(lián)系我們 | 誠聘英才
ICP許可證號:京ICP證070360號 21ic電子網(wǎng) 2000- 版權(quán)所有 用戶舉報窗口( 郵箱:macysun@21ic.com )
京公網(wǎng)安備 11010802024343號