為增進大家對三態(tài)緩沖器的認識,本文將對三態(tài)緩沖器、三態(tài)緩沖器的原理、三態(tài)緩沖器的應用予以介紹。
為減少信息傳輸線的數(shù)目,大多數(shù)計算機中的信息傳輸線均采用總線形式,即凡要傳輸?shù)耐愋畔⒍甲咄唤M傳輸線,且信息是分時傳送的。在計算機中一般有三組總線,即數(shù)據(jù)總線、地址總線和控制總線。為防止信息相互干擾
三態(tài)緩沖器(Three -state Buffer)又稱為三態(tài)門、三態(tài)驅(qū)動器,其三態(tài)輸出受使能輸入端的控制,當使能輸入有效時,器件實現(xiàn)正常邏輯狀態(tài)輸出(邏輯0、邏輯1);當使能輸入無效時,輸出處于高阻狀態(tài),即等效于與所連接的電