介紹TC35i型模塊與AT89C51型單片機(jī)的硬件接口電路,詳細(xì)分析AT89C51與TC35i之間信息傳送的過(guò)程及如何從存儲(chǔ)器中讀取漢字代碼并提供給LED顯示屏,說(shuō)明信息傳送時(shí)需要注意的問(wèn)題。
針對(duì)上述中繼器在實(shí)時(shí)性和可靠性上的缺點(diǎn),我們采用獨(dú)立雙CAN控制器作為兩路CAN接口的控制器來(lái)設(shè)計(jì)CAN中繼器。
AD9833型可編程波形發(fā)生器是一款為各種需要得到高精度正弦波、三角波、方波信號(hào)的應(yīng)用而設(shè)計(jì)的器件
Octasic, Inc. 日前宣布推出面向基于IP的語(yǔ)音、視頻和數(shù)據(jù)應(yīng)用的下一代多核心網(wǎng)關(guān)DSP平臺(tái)。
S3C24lO是Samsung公司一款基于ARM920T核的微處理器,通過(guò)ⅡS音頻總線與UDAl341型CODEC構(gòu)成一種嵌入式音頻系統(tǒng),實(shí)現(xiàn)音頻的播放和采集。給出相關(guān)硬件電路的說(shuō)明及Linux下音頻驅(qū)動(dòng)程序的設(shè)計(jì)要點(diǎn)。
采用TI公司的TMS320DM642型數(shù)字媒體數(shù)字信號(hào)處理器(DSP)設(shè)計(jì)多路音/視頻采集處理系統(tǒng),實(shí)現(xiàn)實(shí)時(shí)處理4路模擬視頻和音頻輸入、1路模擬/數(shù)字視頻和l路模擬音頻信號(hào)輸出的功能
介紹將MAXl25型14位A/D轉(zhuǎn)換器應(yīng)用于以數(shù)字信號(hào)處理器(DSP)為核心的電能質(zhì)量監(jiān)控系統(tǒng)的設(shè)計(jì)方案。詳細(xì)介紹了數(shù)據(jù)采集模塊的硬件及軟件設(shè)計(jì)。該設(shè)計(jì)提高了電網(wǎng)數(shù)據(jù)的處理效率,增加了系統(tǒng)的實(shí)時(shí)性。
介紹一種基于數(shù)字信號(hào)處理器(DSP)TSl01鏈路口的多通道高精度數(shù)據(jù)采集電路的設(shè)計(jì)方法,詳細(xì)闡述利用多個(gè)ADS8361型A/D轉(zhuǎn)換器進(jìn)行數(shù)據(jù)采集,并經(jīng)TSl01鏈路口傳輸數(shù)據(jù)的FP-GA和DSP設(shè)計(jì)實(shí)現(xiàn),討論如何提高A/D轉(zhuǎn)換精度的問(wèn)題。
針對(duì)構(gòu)建高穩(wěn)定性、高魯棒性的多媒體數(shù)字監(jiān)控系統(tǒng)設(shè)計(jì)并實(shí)現(xiàn)了一款基于TMS320DM642型數(shù)字信號(hào)處理器的四路實(shí)時(shí)MPEG-4視頻采集兼壓縮處理PCI板卡。詳細(xì)介紹TMS320DM642的硬件架構(gòu)、板卡的硬件構(gòu)成和核心模塊的實(shí)現(xiàn),分析板卡設(shè)計(jì)中的難點(diǎn)及關(guān)鍵技術(shù)。
本文介紹了USB芯片PDIUSBD12和DSP的用法,設(shè)計(jì)了一塊USB-PC104的嵌入式轉(zhuǎn)換板,并詳細(xì)說(shuō)明了它的軟硬件實(shí)現(xiàn)。
介紹了Σ-Δ型ADC和DAC的特點(diǎn)及構(gòu)成,并詳細(xì)論述了Σ-Δ型立體聲ADA電路TLC320AD75C的模擬與數(shù)字音頻數(shù)據(jù)接口技術(shù)、DAC的串行控制接口技術(shù)及該類(lèi)器件的使用注意事項(xiàng)。
本文首先介紹了SHT11的內(nèi)部結(jié)構(gòu)、測(cè)量原理,然后給出了采用SHT11和PIC16F73構(gòu)成的溫濕度測(cè)量系統(tǒng)的硬件接口電路。并使用VB編制的界面進(jìn)行實(shí)時(shí)溫濕度顯示。
本文結(jié)合一款適用于AA和AAA標(biāo)準(zhǔn)鎳氫電池的充電控制器,對(duì)鎳氫電池的充電管理技術(shù)進(jìn)行了論述。該充電控制器除完成鎳氫電池充電控制外.還可以識(shí)別電池類(lèi)型,避免對(duì)堿性電池充電。
主要介紹基于現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)的微波接力通信中FFT模塊的設(shè)計(jì)與實(shí)現(xiàn)方案。提出一種全并行流水結(jié)構(gòu),采用新一代大容量的高速Stratix系列FPGA可以在N個(gè)系統(tǒng)時(shí)鐘之內(nèi)完成N點(diǎn)的FFT,性能穩(wěn)定、運(yùn)算速度快,完全能滿足信號(hào)實(shí)時(shí)處理的要求。
介紹一種基于FPGA設(shè)計(jì)線陣CCD器件TCDl208AP復(fù)雜驅(qū)動(dòng)電路和整個(gè)CCD的電子系統(tǒng)控制邏輯時(shí)序的方法,并給出時(shí)序仿真波形。工程實(shí)踐結(jié)果表明,該驅(qū)動(dòng)電路結(jié)構(gòu)簡(jiǎn)單、功耗小、成本低、抗干擾能力強(qiáng),適應(yīng)工程小型化的要求。