DSC(Digital signal controller,數(shù)字信號控制器)是一種面向高端嵌入式系統(tǒng)的最先進的單片控制處理器。基于浮點架構(gòu)的DSC具有更快的處理速度,所需的程序儲存容量更少,支持更高級的有助于節(jié)省功耗的計算算法,同時
意法半導體(ST)擴大其基于ARM966E-S內(nèi)核的STR91xFA系列微控制器的片內(nèi)閃存容量,推出兩款閃存容量為1.1MB和2.1MB的新產(chǎn)品,在目前基于ARM9,或ARM7-TDMI內(nèi)核的標準微控制器市場上創(chuàng)下存儲密度的最高記錄。
本文在此背景下,設計了一種基于軟件無線電的平臺,并在此平臺上實現(xiàn)了OFDM傳輸系統(tǒng)。
將FPGA應用在數(shù)字信號處理的主流技術DSP中是Altera推廣的重要應用之一,本文依據(jù)Altera提出的基于FPGA的DSP解決方案,按照面向系統(tǒng)級和算法級的硬件設計思路
這兩種芯片設計并實現(xiàn)了一種語音采集與處理系統(tǒng)。該系統(tǒng)具有強大的數(shù)據(jù)處理能力并配有靈活的接口電路,可以作為一種語音信號處理算法研究和實時實現(xiàn)的通用平臺。
本文以某型導彈景象匹配制導系統(tǒng)實時DSP圖像采集為例,論述了基于PCI總線和DSP的嵌入式圖像采集系統(tǒng)的優(yōu)點,并詳細闡明了系統(tǒng)的硬件結(jié)構(gòu)和基于VxWorks操作平臺的軟件實現(xiàn),實現(xiàn)了圖像的實時采集、傳輸和處理。
介紹了以DSP單片機為控制核心的同步發(fā)電機原動系統(tǒng)仿真器的原理、硬件構(gòu)成和軟件設計,并給出了現(xiàn)場靜態(tài)和動態(tài)測試結(jié)果。
飛兆半導體公司 (Fairchild Semiconductor) 為系統(tǒng)設計工程師提供一款高效的功率管理解決方案,針對現(xiàn)今移動電話、便攜式媒體播放器 (PMP) 和其他便攜式應用中采用的全新動態(tài)電壓調(diào)節(jié) (DVS) 平臺。
本文將詳細討論系統(tǒng)功耗涉及的每個因素,分析設計人員將面臨的電源管理難題,并介紹解決這一設計難題的一些有潛力的解決方案。
如果你打算設計一個包含數(shù)字音頻的SoC系統(tǒng),或者正在進行這樣一個項目,那么花幾分鐘時間閱讀本文可以幫助你在各種技術參數(shù)之間做出更好的平衡,避免設計方向出現(xiàn)偏差,提高流片的成功率,從而節(jié)省數(shù)周的開發(fā)時間。我們將為你逐一分析設計備選方案,評估中的關鍵因素以及由此做出的決策。
利用電力電子技術中的整流、逆變,以及與能量回饋相關的信號反饋控制、數(shù)字信號處理(DSP)等控制技術,通過跟蹤捕獲電網(wǎng)電源信號,將伺服電機在運行過程中快速制動和頻繁正反轉(zhuǎn)時所產(chǎn)生的再生能量以SPWM波的形式,轉(zhuǎn)變?yōu)榕c電網(wǎng)電源信號同步的電能信號。
本文概述了H.264視頻壓縮編碼標準的主要特性,簡要介紹了當前H.264的幾種開源軟件,詳細分析了其中X264參考程序的具體結(jié)構(gòu),并針對TMS320DM642平臺建議了可能的優(yōu)化方向。
本設計在現(xiàn)有的TMS320C6711系列DSP平臺上使用最少的硬件資源和軟件開銷,壓縮編碼解碼時間,實現(xiàn)了多通道語音實時壓縮解壓。