(1) Nios II嵌入式處理器 Nios II嵌入式處理器是一款通用的 RISC結構的 CPU,它定位于廣泛的嵌入式應用。在 Nios II IDE集成開發(fā)環(huán)境中,按照操作提示添加、設置相關參數(shù),在幾分鐘之內就能生成一個 Nios II嵌入式
摘要:設計一種基于ZigBee無線網(wǎng)絡的光伏照明控制系統(tǒng),給出系統(tǒng)的網(wǎng)絡拓撲結構和節(jié)點的硬件設計方案,以及軟件結構設計。該系統(tǒng)采用CC2430實現(xiàn)無線數(shù)據(jù)傳輸,采用CC2591功率放大器提高發(fā)射功率,傳輸距離遠,可靠性
Avago Technologies公司日前宣布推出專用于無線鼠標的ADNS-7630 Bluetooth® (BT) 2.1 LaserStream系統(tǒng)芯片(SoC)導航傳感器。這是業(yè)內首個激光導航傳感器,它將一個BT 2.1收發(fā)器、獨立基帶處理器和VCSEL表面發(fā)光器
摘要:基于AVR單片機設計了一種LED遙控照明系統(tǒng),給出了紅外接收模塊和LED驅動模塊的設計方法,以及軟件程序流程。經(jīng)測試,該方案可行,具有一定的應用價值。 關鍵詞:PWM;LED照明;AVR引言 LED照明已經(jīng)進入了
日前,德州儀器 (TI) 宣布推出最新 PLC 開發(fā)套件 (TMDSPLCKIT-V2),該套件建立在業(yè)界唯一可在統(tǒng)一硬件平臺上支持多重調制與多協(xié)議標準的 PLC 調制解調器解決方案基礎之上,從而印證了 TI 為電力線通信 (PLC) 發(fā)展提供
提出了一種以基于ARM的超聲波檢測系統(tǒng)為背景,ARM微處理器S3C2440A為核心控制器,激勵脈沖寬度、重復頻率和電壓幅度可調的超聲波發(fā)射電路。該電路的高壓電源采用一種可控高壓電源設計方案.能輸出0~1000V電壓,重點分析了激勵脈沖對超聲波信號的影響、電路中各個元件對超聲波激勵脈沖的影響以及基于ARM的PWM控制脈沖的產(chǎn)生。從理論上得出發(fā)射電路中各個電阻與激勵脈沖電壓電流的數(shù)學關系,發(fā)射電路可以激勵不同探頭產(chǎn)生多種頻率和發(fā)射功率可調的超聲波。
在基于嵌入式故障診斷專家系統(tǒng)中,通過對系統(tǒng)功能的分析和各種操作系統(tǒng)性能的比較,選取WindowsCE.Net作為本系統(tǒng)的操作系統(tǒng)平臺。深入分析WindowsCE.Net設備驅動程序的框架結構,詳細介紹了分層驅動程序和流接口驅動程序的開發(fā)方法。通過研究indowsCE.Net內核及部分驅動程序的源代碼,設計了操作系統(tǒng)的鍵盤驅動程序、觸摸屏、LCD驅動、電源管理及其他的相關驅動程序。各項測試結果表明,此操作系統(tǒng)平臺實現(xiàn)預期的功能。
以嵌入式微處理器S3C2440為系統(tǒng)硬件平臺核心,以WinCE操作系統(tǒng)為軟件平臺,構建了一種微型化的嵌入式視頻數(shù)據(jù)采集系統(tǒng)。選擇CMOS圖像傳感器OV9650為圖像采集單元,設計了攝像頭接口電路。采用1片輸出電壓為1.8 V及1片輸出電壓可調節(jié)的ASlll7完成攝像頭供電電路設計。系統(tǒng)Boatloader開發(fā)采用Nboot+Eboot的方案,Nboot完成初始化Flash等硬件,并將Eboot搬到SDRAM運行。而Eboot完成內存地址的映射以及其余設備的初始化、加載NK.bin內核文件。0V9650流接
設計了一種基于PXI接口、雙通道12位、采樣速率250 Msps的高速數(shù)字化儀模塊,給出該系統(tǒng)的工作原理、設計思想和實現(xiàn)方案,系統(tǒng)采用雙通道A/D轉換器進行采樣,使用高性能FPGA器件進行通道控制、數(shù)據(jù)處理和接口設計,具有功能強大的前端調理電路,可以選擇匹配阻抗和耦合方式、具有增益自動調整功能,滿足大范圍信號的測量要求。從硬件和軟件兩個方面對高速數(shù)據(jù)采集、傳輸和存儲的關鍵問題進行了深入探討。該數(shù)字化儀模塊可方便的與其他PXI儀器組成測試系統(tǒng),實現(xiàn)對信號的高速采樣和長時間記錄。
摘要:Blackfin處理器廣泛應用于便攜音視頻產(chǎn)品等嵌入式系統(tǒng),低功耗設計直接影響產(chǎn)品使用時間。文中從時鐘頻率、工作模式、片內外設、內核電壓等方面,說明了Blackfin處理器低功耗設計的具體方法,根據(jù)實際應用實現(xiàn)
摘要:Blackfin處理器廣泛應用于便攜音視頻產(chǎn)品等嵌入式系統(tǒng),低功耗設計直接影響產(chǎn)品使用時間。文中從時鐘頻率、工作模式、片內外設、內核電壓等方面,說明了Blackfin處理器低功耗設計的具體方法,根據(jù)實際應用實現(xiàn)
摘要:針對通信中的回波問題,基于自適應濾波的LMS算法,設計了自適應回波抵消器。并基于利用FPGA芯片,在DSP Builder平臺上,有效結合MatLab/Simulink和Quanus II設計工具,根據(jù)模塊化設計思想實現(xiàn)了LMS算法自適應
如果允許任何一節(jié)或幾節(jié)電池過度放電,那么可再充電電池組的性能就會過早地發(fā)生劣化。當電池組變至完全放電狀態(tài)時,最弱的那一節(jié)或幾節(jié)電池的 ILOAD•RINTERNAL 電壓降將會超過內部 VCELL 化學電勢,而且電池端
摘要:開發(fā)了一套以4片TS201和一片F(xiàn)PGA為核心的雷達信號處理系統(tǒng)。DSP僅通過鏈路口實現(xiàn)點對點通信,內存空間獨立。系統(tǒng)僅用一副板卡即完成了雷達數(shù)據(jù)處理,使其具有硬件結構簡單、體積小、程序易調試、整體可靠性高等
CEVA公司推出高能效1 GHz DSP內核CEVA-X1643™,新產(chǎn)品可提升有線和無線通信、安防監(jiān)控、便攜多媒體等廣泛應用的總體芯片性能。CEVA-X1643是CEVA-X DSP架構系列的最新成員,這款已獲廣泛使用DSP架構已授權予超過