LED照明即發(fā)光二極管照明,是一種利用半導(dǎo)體發(fā)光的原件,具有電光效率高、體積小、壽命長、電壓低、節(jié)能環(huán)保等優(yōu)點(diǎn),當(dāng)今社會(huì)應(yīng)加強(qiáng)對(duì)其研究,更好地服務(wù)于社會(huì)。1、LED照明技術(shù)的研究LED是一種新型光源,是繼白熾燈
隨著大功率LED普遍在燈光裝飾和照明中的普遍使用,功率型LED驅(qū)動(dòng)顯得越來越重要。道路照明燈使用大功率LED照明將成為可能性。道路照明燈是使用時(shí)間最長而且耗電最大的燈,路燈采用LED燈將大大減輕了城市的電力能源緊
半導(dǎo)體照明光源現(xiàn)已批量進(jìn)入照明領(lǐng)域,但出現(xiàn)不少問題,主要是能效、可靠性、光色質(zhì)量以及成本等問題,有關(guān)能效和光色質(zhì)量所涉及的內(nèi)容很豐富,如視覺舒適度、智能化調(diào)光控制等,在此暫不描述。本文將討論急需解決的
處理器技術(shù)的發(fā)展由于更高的集成度、更快的處理器運(yùn)行速度以及更小的特征尺寸,內(nèi)核及I/O電壓的負(fù)載點(diǎn)(POL)處理器電源設(shè)計(jì)變得越來越具挑戰(zhàn)性。處理器技術(shù)的發(fā)展必須和POL電源設(shè)計(jì)技術(shù)相匹配。5年或10年以前使用的電
21ic訊 CEVA公司推出CEVA-TeakLite-4,這是一款用于高級(jí)音頻和語音應(yīng)用的業(yè)界功能最強(qiáng)大的低功耗、可擴(kuò)展32位DSP架構(gòu)。CEVA TeakLite 4 針對(duì)于智能手機(jī),移動(dòng)計(jì)算和數(shù)字家庭設(shè)備市場,滿足市場對(duì)于語音預(yù)處理和音頻后
馬達(dá)控制設(shè)計(jì)人員近來在家用電器產(chǎn)品與伺服驅(qū)動(dòng)器等各種應(yīng)用中的發(fā)展都遇到了障礙,必須在控制器性能或昂貴的價(jià)格之間進(jìn)行選擇。大多數(shù)馬達(dá)控制應(yīng)用本身成本較低。獲得市場接受的必需條件之一就是產(chǎn)品價(jià)格要有吸引力
本內(nèi)容簡單介紹了DSP與單片機(jī)的區(qū)別 1 存儲(chǔ)器結(jié)構(gòu)不同單片機(jī)使用馮.諾依曼存儲(chǔ)器結(jié)構(gòu)。這種結(jié)構(gòu)中,只有一個(gè)存儲(chǔ)器空間通過一組總線(一個(gè)地址總線和一個(gè)數(shù)據(jù)總線)連接到處理器核。大多數(shù)DSP采用了哈佛結(jié)構(gòu),將存儲(chǔ)
1、GPxMUX寄存器通用輸入輸出多路選擇寄存器I/O是工作在通用數(shù)字IO還是外圍IO信號(hào)引腳就有GPxMUX決定。GPxMUX.bit.xx=0,xx通用數(shù)字IO;GPxMUX.bit.xx=1,xx外圍IO引腳。2、GPxDIR寄存器 方向選擇寄存器如果配置為通用
當(dāng)前與未來無線空中接口的載波與帶寬要求,對(duì)3G基站OEM廠商提出了挑戰(zhàn),他們必須選擇能夠迅速滿足高密度基帶應(yīng)用處理要求的平臺(tái)。TI最新的具有擴(kuò)展性的可編程開發(fā)環(huán)境實(shí)現(xiàn)了高靈活性與高效性,可幫助運(yùn)營商在統(tǒng)一平臺(tái)
========================================================================== */ /* */ /* Filename.c
引言隨著Internet的迅猛發(fā)展和各種無線業(yè)務(wù)需求的增加,目前以承載單一話音業(yè)務(wù)為主的無線通信網(wǎng)已經(jīng)越來越不適應(yīng)人們的需要,所以,以大容量、高數(shù)據(jù)率和承載多媒體業(yè)務(wù)為目的的第三代移動(dòng)通信系統(tǒng)(IMT-2000)成為無
計(jì)算機(jī)硬件技術(shù)在不斷進(jìn)步,例如CPU的運(yùn)行速度由初期的2"16MHz,到如今的1GHz以上,內(nèi)存由原來的1Mbit到現(xiàn)在的256"512Mbit,這些都給軟件運(yùn)行提供了良好的環(huán)境,同時(shí)也帶動(dòng)了計(jì)算機(jī)軟件行業(yè)的大力發(fā)展?! ‰S著軟件
0引言 在現(xiàn)代導(dǎo)航計(jì)算機(jī)系統(tǒng)朝著微型化發(fā)展的過程中,采用高性能數(shù)字信號(hào)處理器和可編程邏輯器件方案實(shí)現(xiàn)的導(dǎo)航計(jì)算機(jī)系統(tǒng)有著很高的性能優(yōu)勢。在本課題組研制的基于浮點(diǎn)型DSP和復(fù)雜可編程邏輯器件(CPLD)結(jié)構(gòu)的嵌
復(fù)雜可編程邏輯器件—FPGA技術(shù)在近幾年的電子設(shè)計(jì)中應(yīng)用越來越廣泛。FPGA具有的硬件邏輯可編程性、大容量、高速、內(nèi)嵌存儲(chǔ)陣列等特點(diǎn)使其特別適合于高速數(shù)據(jù)采集、復(fù)雜控制邏輯、精確時(shí)序邏輯等場合的應(yīng)用。而應(yīng)
引言 隨著電子技術(shù)的應(yīng)用和發(fā)展,數(shù)字信號(hào)處理內(nèi)容日益復(fù)雜,同時(shí),很多情況下要求整個(gè)系統(tǒng)具有低功耗的特點(diǎn)。為滿足這種要求,DSP芯片設(shè)計(jì)技術(shù)也在向低功耗、高性能的方向發(fā)展。從處理速度來看,TMS320VC5502的運(yùn)