融合單片機(jī)技術(shù)和計(jì)算機(jī)網(wǎng)絡(luò)技術(shù),優(yōu)化數(shù)據(jù)包的格式和控制方式以及引入幀檢測(cè)序列,設(shè)計(jì)基于AT89S52的單片機(jī)網(wǎng)絡(luò)的單片機(jī)多機(jī)通信協(xié)議;系統(tǒng)網(wǎng)絡(luò)拓?fù)浣Y(jié)構(gòu)采用總線型
VoWLAN是基于WLAN(無(wú)線局域網(wǎng))的語(yǔ)音技術(shù),是WLAN和VoIP技術(shù)的結(jié)合,屬于一種無(wú)線VoIP技術(shù),這一技術(shù)使人們隨時(shí)隨地的通過(guò)WLAN網(wǎng)絡(luò)撥打IP電話成為現(xiàn)實(shí)。
目前,對(duì)高速通信與超快計(jì)算的需求正與日俱增。有線和無(wú)線通信標(biāo)準(zhǔn)的應(yīng)用隨處可見(jiàn),數(shù)據(jù)處理架構(gòu)每天都在擴(kuò)展。較為普遍的有線通信方式是以太網(wǎng)(LAN、WAN和MAN網(wǎng)絡(luò))。手機(jī)通信是最為常見(jiàn)的無(wú)線通信方式,由應(yīng)用了DSP的架構(gòu)實(shí)現(xiàn)。電話作為語(yǔ)音連接的主要工具,目前正在不斷滿足日益增強(qiáng)的語(yǔ)音、視頻和數(shù)據(jù)要求。
數(shù)字?jǐn)z像監(jiān)視系統(tǒng)現(xiàn)在具有更多的能力,是傳統(tǒng)模擬系統(tǒng)強(qiáng)有力的替代方案。除了提供先進(jìn)的壓縮技術(shù),如MPEG-4和H.264,數(shù)字?jǐn)z像監(jiān)視系統(tǒng)現(xiàn)在配備了如圖像穩(wěn)定,全景攝像和視頻運(yùn)動(dòng)檢測(cè)等算法。本文將討論這些新技術(shù)的優(yōu)點(diǎn),和它們?cè)谟脭?shù)字信號(hào)處理器(DSP)和FPGA協(xié)處理器平臺(tái)上的優(yōu)化實(shí)現(xiàn)。它將詳盡地闡述現(xiàn)代監(jiān)視系統(tǒng)的需求,這些系統(tǒng)中常用的算法和加快系統(tǒng)設(shè)計(jì)的開(kāi)發(fā)平臺(tái)。
對(duì)于CCD光積分信號(hào)的處理,目前有很多種方法。DSP作為專用的數(shù)字信號(hào)處理芯片應(yīng)用于ccD信號(hào)的處理,可以實(shí)現(xiàn)在線實(shí)時(shí)高速測(cè)量。將DSP處理系統(tǒng)與輸入輸出系統(tǒng)結(jié)合,可以使普通測(cè)量系統(tǒng)脫離對(duì)于計(jì)算機(jī)的依賴,擺脫長(zhǎng)距離信號(hào)傳輸?shù)母蓴_問(wèn)題和計(jì)算機(jī)接口速度的瓶頸。DSP(數(shù)字信號(hào)處理器)是一種具有高速性、實(shí)時(shí)性和豐富的芯片內(nèi)部資源的處理器,它的出現(xiàn)為人們解決這個(gè)難題提供了一條新的道路。本文將以型號(hào)為TMS320F206PZA的DSP為例,結(jié)合 ADC器件ADS803E,介紹DSP在線陣CCD測(cè)量系統(tǒng)中的應(yīng)用。
對(duì)于CCD光積分信號(hào)的處理,目前有很多種方法。DSP作為專用的數(shù)字信號(hào)處理芯片應(yīng)用于ccD信號(hào)的處理,可以實(shí)現(xiàn)在線實(shí)時(shí)高速測(cè)量。將DSP處理系統(tǒng)與輸入輸出系統(tǒng)結(jié)合,可以使普通測(cè)量系統(tǒng)脫離對(duì)于計(jì)算機(jī)的依賴,擺脫長(zhǎng)距離信號(hào)傳輸?shù)母蓴_問(wèn)題和計(jì)算機(jī)接口速度的瓶頸。DSP(數(shù)字信號(hào)處理器)是一種具有高速性、實(shí)時(shí)性和豐富的芯片內(nèi)部資源的處理器,它的出現(xiàn)為人們解決這個(gè)難題提供了一條新的道路。本文將以型號(hào)為TMS320F206PZA的DSP為例,結(jié)合 ADC器件ADS803E,介紹DSP在線陣CCD測(cè)量系統(tǒng)中的應(yīng)用。
數(shù)字信號(hào)處理器(DSP)是專門針對(duì)數(shù)字信號(hào)處理運(yùn)算而設(shè)計(jì)的微處理器芯片。本文在介紹DSP算法特點(diǎn)的基礎(chǔ)上,指出了DSP的基本結(jié)構(gòu)組成以及當(dāng)前主流DSP的兩種典型體系結(jié)構(gòu),分析了這兩種結(jié)構(gòu)各自的優(yōu)缺點(diǎn),最后根據(jù)DSP應(yīng)用領(lǐng)域的新情況以及微處理器體系結(jié)構(gòu)的發(fā)展,對(duì)DSP結(jié)構(gòu)的發(fā)展提出了一些看法。
CEVA公司宣布面向使用CEVA-X DSP內(nèi)核系列的開(kāi)發(fā)人員,推出下一代DSP子系統(tǒng)平臺(tái)。
ASIC和SoC器件成本的逐步上升迫使半導(dǎo)體供應(yīng)商必須進(jìn)一步開(kāi)拓各個(gè)器件的市場(chǎng)以尋求滿意的投資回報(bào)。日益增長(zhǎng)的軟件使用為此提供了有效的機(jī)制,因?yàn)樵黾拥能浖?nèi)容等同于更多的功能和軟件變化提供了特定市場(chǎng)產(chǎn)品的差異化。
本文介紹利用低成本PIC微控制器通過(guò)USB2.0全速橋接器芯片連接USB閃存盤(pán)之設(shè)計(jì)方法,其著眼于PIC微控制器及VNC1L智能型USB Host橋接器芯片之嵌入式接口的硬件設(shè)計(jì),以及說(shuō)明如何在PIC微控制器進(jìn)行程序開(kāi)發(fā),使普遍存在的USB閃存盤(pán)能在廣泛的嵌入式應(yīng)用中作為卸除式的儲(chǔ)存媒體。
本文介紹利用低成本PIC微控制器通過(guò)USB2.0全速橋接器芯片連接USB閃存盤(pán)之設(shè)計(jì)方法,其著眼于PIC微控制器及VNC1L智能型USB Host橋接器芯片之嵌入式接口的硬件設(shè)計(jì),以及說(shuō)明如何在PIC微控制器進(jìn)行程序開(kāi)發(fā),使普遍存在的USB閃存盤(pán)能在廣泛的嵌入式應(yīng)用中作為卸除式的儲(chǔ)存媒體。
基于傳統(tǒng)六晶體管(6T)存儲(chǔ)單元的靜態(tài)RAM存儲(chǔ)器塊一直是許多嵌入式設(shè)計(jì)中使用ASIC/SoC實(shí)現(xiàn)的開(kāi)發(fā)人員所采用的利器,因?yàn)檫@種存儲(chǔ)器結(jié)構(gòu)非常適合主流的CMOS工藝流程,不需要增添任何額外的工藝步驟。
利用嵌入式開(kāi)發(fā)套件(EDK)10.1可立即開(kāi)始PowerPC 440處理器嵌入式設(shè)計(jì), 同時(shí)提供操作系統(tǒng)、工具和開(kāi)發(fā)板支持
介紹一種專用高速硬盤(pán)存儲(chǔ)設(shè)備,可以脫離微機(jī)平臺(tái)實(shí)現(xiàn)將高速數(shù)據(jù)送入SCSI硬盤(pán)。給出了該設(shè)備的系統(tǒng)結(jié)構(gòu)和硬件設(shè)計(jì)方法。