本文中,采用在系統(tǒng)可編程邏輯器件EPM7128作為核心來(lái)實(shí)現(xiàn)對(duì)LED點(diǎn)陣顯示的控制,不但簡(jiǎn)化了外圍電路、而且易于修改、擴(kuò)展和維護(hù)。
系統(tǒng)基于ARM的S3C44B0X微處理器進(jìn)行開(kāi)發(fā),提高了系統(tǒng)的穩(wěn)定性和可擴(kuò)展性,利用GPRS的網(wǎng)絡(luò)優(yōu)勢(shì)達(dá)到遠(yuǎn)程控制的目的, 且具備汽車報(bào)警系統(tǒng)現(xiàn)有的其他功能, 可靠地實(shí)現(xiàn)防盜控制功能。
本文介紹的是一種最基本和簡(jiǎn)單的交通燈設(shè)計(jì)情況,并且提供了一些模塊的源程序代碼。在此基礎(chǔ)上能夠舉一反三,從而用VHDL語(yǔ)言實(shí)現(xiàn)其它交通燈的控制設(shè)計(jì)。
針對(duì)PC已成為現(xiàn)代辦公室基本辦公工具的現(xiàn)狀,充分利用這個(gè)資源,設(shè)計(jì)了一種結(jié)合以上兩類特點(diǎn)的VoIP電話。
本文設(shè)計(jì)了一種智能模糊控制器,對(duì)系統(tǒng)的動(dòng)態(tài)性能和穩(wěn)態(tài)精度都有較好的改善作用。
在高電壓、強(qiáng)電磁干擾的環(huán)境中,采用光纖網(wǎng)絡(luò)是最理想的通訊手段。超導(dǎo)托克馬克聚變實(shí)驗(yàn)裝置的加速極電源系統(tǒng),工作在高電壓、強(qiáng)電磁干擾的環(huán)境中,為了保證電源系統(tǒng)的穩(wěn)定和安全,必須對(duì)電源模塊的狀態(tài)進(jìn)行實(shí)時(shí)監(jiān)控。
針對(duì)低成本組合導(dǎo)航技術(shù)發(fā)展的需要,結(jié)合主要傳感器特點(diǎn),本文介紹了以浮點(diǎn)DSP TMS320VC33為組合導(dǎo)航算法實(shí)現(xiàn)的核心處理器,利用TL16C554進(jìn)行通信口擴(kuò)展的GPS/DR組合導(dǎo)航系統(tǒng)的設(shè)計(jì)方案
控制模塊是VoIP網(wǎng)關(guān)系統(tǒng)設(shè)計(jì)中的重要部分,是連接來(lái)自PSTN(Public Switched TelephoneNetwork)串行的TDM數(shù)據(jù)格式和并行的Wishbone數(shù)據(jù)格式的橋梁,實(shí)現(xiàn)兩邊數(shù)據(jù)跨時(shí)鐘域無(wú)丟失的轉(zhuǎn)換。
本文介紹的數(shù)據(jù)采集處理系統(tǒng)采用CPLD控制ADS8364完成數(shù)據(jù)的A/D轉(zhuǎn)換,轉(zhuǎn)換后的數(shù)據(jù)預(yù)先存儲(chǔ)到FIFO中,再經(jīng)DSP進(jìn)行前端的數(shù)字信號(hào)處理后,通過(guò)USB總線傳給上位機(jī),并在上位機(jī)上進(jìn)行存儲(chǔ)、顯示和分析等。
本文給出了基于ARM的FPGA加載配置軟件實(shí)現(xiàn)。這種方法充分利用了ARM的速度快、靈活的特點(diǎn),節(jié)省了開(kāi)發(fā)成本,又滿足了一些特殊的系統(tǒng)設(shè)計(jì)要求。本方法也適用于其它的微處理器。
作者:陳鴻興廣色域彌補(bǔ)RGB色彩表現(xiàn)不足 目前RGB三色色頻各8-bit的液晶顯示器或液晶電視能夠表現(xiàn)1760萬(wàn)色,此種色階能力大致可以滿足一般使用者,但對(duì)于未來(lái)需要更高色彩表現(xiàn)能力的應(yīng)用來(lái)說(shuō),三原色顯示器的色彩再現(xiàn)能
本文設(shè)計(jì)的這套控制裝置是以工控計(jì)算機(jī)作為檢測(cè)與控制的核心,利用其PCI總線插槽、插入采集卡和I/O卡,實(shí)現(xiàn)巡回檢測(cè)多路模擬信號(hào)以及開(kāi)關(guān)信號(hào)
本設(shè)計(jì)以三星公司的ARM7(S3C44B0)為核心CPU,開(kāi)發(fā)了VxWorks下的網(wǎng)絡(luò)接口,包括硬件設(shè)計(jì)和軟件實(shí)現(xiàn)兩個(gè)部分。
本文介紹了一種8位高速微控制器IP軟核的設(shè)計(jì),該IP采用哈佛總線和二級(jí)流水線,指令集與PIC16F676兼容。
在H.264解碼器中,為了能夠完成高清碼流的實(shí)時(shí)解碼任務(wù),本文提出了一種CABAC硬件加速器的設(shè)計(jì)方案。