在第五部分中,我們將著重介紹用于噪聲測(cè)量的幾款不同型號(hào)的設(shè)備,并探討設(shè)備的技術(shù)規(guī)范以及與噪聲測(cè)量有關(guān)的運(yùn)行模式。雖然探討的是具體的設(shè)備型號(hào),但是相關(guān)的原理適用于大多數(shù)的設(shè)備。
本文以CY7C68013和DSP HPI接口為例描述了USB芯片的固件程序流程和設(shè)計(jì)思想。通過采用GPIF模擬了HPI接口的讀/寫時(shí)序,實(shí)現(xiàn)了DSP與USB的無縫連接。
本文通過設(shè)計(jì)一簡(jiǎn)單的波形,對(duì)單片機(jī)的邊沿觸發(fā)中斷響應(yīng)時(shí)刻進(jìn)行了準(zhǔn)確的測(cè)量,從而糾正了國(guó)內(nèi)單片機(jī)學(xué)習(xí)資料在邊沿觸發(fā)中斷時(shí)刻方面的不明確定義,且最終結(jié)果經(jīng)過了實(shí)驗(yàn)驗(yàn)證。
電能質(zhì)量監(jiān)測(cè)終端系統(tǒng)采用DSP/BIOS作為系統(tǒng)的實(shí)時(shí)內(nèi)核,以任務(wù)線程的形式安排各個(gè)子功能模塊,并為之分配系統(tǒng)資源,最終完成對(duì)電網(wǎng)電能質(zhì)量的實(shí)時(shí)監(jiān)測(cè)。本文在以DSP/BIOS作為系統(tǒng)核心的基礎(chǔ)上,對(duì)系統(tǒng)的實(shí)現(xiàn)方法進(jìn)行了詳細(xì)的分析和設(shè)計(jì)。
通過研究GPS導(dǎo)航以及基于GPRS無線網(wǎng)絡(luò)數(shù)據(jù)傳輸?shù)慕M合導(dǎo)航技術(shù),給出基于GPRS網(wǎng)絡(luò)的GPS圖形導(dǎo)航儀單元的設(shè)計(jì)方案。
在軌道衡計(jì)量系統(tǒng)項(xiàng)目設(shè)計(jì)中,選用KingView 6.5進(jìn)行軌道衡計(jì)量系統(tǒng)開發(fā),KingView 6.5支持各種智能模塊、可編程控制器、板卡、智能儀表等,被廣泛用于工控領(lǐng)域,可以滿足現(xiàn)場(chǎng)的實(shí)際需求。
在信號(hào)處理儀器的硬件系統(tǒng)中抗混濾波器是一重要的部件。根據(jù)信號(hào)分的的要 求,抗混濾波器的截止頻率范圍控制在10Hz~20kHz。
介紹HDMI的連接結(jié)構(gòu)、信號(hào)編碼及內(nèi)容保護(hù)等技術(shù);提供一種基于Atmel公司的AT76C114和SiliconImage公司的SiI9030的回放系統(tǒng)HDMI發(fā)送器解決方案。
同步相量測(cè)量裝置(PMU)是廣域測(cè)量系統(tǒng)(WAMS)中關(guān)鍵設(shè)備之一。本文設(shè)計(jì)基于DSP(TMS320LF2407A)雙CPU結(jié)構(gòu)的PMU,詳述其硬件構(gòu)成,并對(duì)其中的數(shù)據(jù)采集、GPS授時(shí)、數(shù)據(jù)通信部分作進(jìn)一步闡述。
為了解決USB2.0設(shè)備存在的傳輸瓶頸問題,介紹一種基于USB2.0微控制囂CYC68013的GPIF接口設(shè)計(jì)方案,即通過對(duì)CY7C68013的通用可編程接口(GPIF)控制邏輯的舍理設(shè)計(jì)和芯片內(nèi)部FIFO的有效運(yùn)用
SD2200ELP是深圳興威帆電子技術(shù)有限公司生產(chǎn)的高精度實(shí)時(shí)時(shí)鐘芯片。本文給出了時(shí)鐘芯片SD2200ELP與ATmegal6的接口設(shè)計(jì),并實(shí)現(xiàn)了AVR的TWI總線對(duì)SD2200ELP進(jìn)行時(shí)鐘和E2PROM的讀/寫操作的C語言程序
OLED 器件制作包括:ITO/Cr 玻璃清洗——→光刻——→再清洗——→前處理——→真空蒸發(fā)多層有機(jī)層(4-5 層)——→真空蒸發(fā)背電極——→真空蒸發(fā)保護(hù)層——→封裝——→切割——→測(cè)試——→模塊組裝——→產(chǎn)品檢驗(yàn)
介紹內(nèi)置TCP/IP協(xié)議的SIMl00模塊,給出其硬件組成的部分參考電路以及如何通過AT指令操作SIMl00接入GPRS,并在此基礎(chǔ)上將SIMl00應(yīng)用于遠(yuǎn)程家居電器的控制系統(tǒng)。
本文針對(duì)車載導(dǎo)航服務(wù)終端的硬件設(shè)計(jì)進(jìn)行研究,從硬件上提高終端的性能,為實(shí)現(xiàn)遠(yuǎn)程地圖更新提供保障。具體介紹了終端的電路設(shè)計(jì),分析了電路設(shè)計(jì)中的問題并給出了解決辦法。
HSDI是一種可配置的高速數(shù)據(jù)指揮通道。本文首先介紹兩種高速數(shù)據(jù)接口HSDI A和HSDI B的硬件結(jié)構(gòu),隨后介紹兩種HSDI接口上信號(hào)的時(shí)序和功能操作,最后結(jié)合實(shí)例重點(diǎn)介紹如何采用FPGA實(shí)現(xiàn)HSDI接口的設(shè)計(jì)。