一種BiCMOS工藝的AB類(lèi)自適應(yīng)偏置輸出級(jí)
(1.重慶郵電學(xué)院 重慶 400065;2.信息產(chǎn)業(yè)部電子二十四所 重慶 400060)
摘 要:介紹了一種采用BiCMOS工藝技術(shù)制造的具有較大的驅(qū)動(dòng)能力、轉(zhuǎn)換速率和較低的功耗的AB類(lèi)輸出級(jí)。他是利用跨導(dǎo)線(xiàn)性原理實(shí)現(xiàn)自適應(yīng)偏置的AB類(lèi)輸出級(jí)。通過(guò)對(duì)這種結(jié)構(gòu)的工作原理,結(jié)構(gòu)特點(diǎn)的分析,仿真得出電阻負(fù)載為2 kΩ,電容負(fù)載為100 pF時(shí)的最大上升、下降轉(zhuǎn)換速率分別為40 V/μs和30 V/μs;在±15 V的電源下,靜態(tài)功耗小于10 mW。
關(guān)鍵詞:模擬集成電路;跨導(dǎo)線(xiàn)性原理;專(zhuān)用集成電路;放大器
1 引 言
通常設(shè)計(jì)運(yùn)算放大器的輸出級(jí)時(shí),要考慮他的驅(qū)動(dòng)負(fù)載能力、輸出動(dòng)態(tài)幅度、輸出阻抗以及頻率特性。好的輸出級(jí)電路應(yīng)具有強(qiáng)的驅(qū)動(dòng)能力、底的輸出阻抗、大的輸出幅度和較好的頻率特性。
在BiCMOS電路中,由于BiCMOS工藝可以很方便地制造出雙極晶體管,所以常采用如圖1所示的射極輸出級(jí)電路形式,此時(shí)M1只是用作恒流源作為Q1的直流偏置。他的正向驅(qū)動(dòng)能力,取決于輸出管的跨導(dǎo),在負(fù)向輸出時(shí),M1必須用作負(fù)向驅(qū)動(dòng)管。由于負(fù)向工作的MOSFET同正向工作的BJT的傳輸特性不一樣,輸出電壓的上升和下降速率是不同的,另外此類(lèi)電路屬于甲類(lèi)狀態(tài),靜態(tài)功耗較大。
為了改善輸出電流驅(qū)動(dòng)能力的對(duì)稱(chēng)性還有一種常用的改進(jìn)型電路如圖2所示,他加了一級(jí)CMOS共源放大器,提供一定的電流增益,并將輸入信號(hào)方向加到Q1的基極,M3所加信號(hào)與輸入信號(hào)同向,當(dāng)輸出電流負(fù)向變化時(shí),輸入信號(hào)正向變化,從而使M3的電流吸收能力得到擴(kuò)展,改善了電流驅(qū)動(dòng)能力的對(duì)稱(chēng)性,但是這種電路的輸出電阻比較大,同時(shí)下拉負(fù)載管M3在正向輸出時(shí)無(wú)法關(guān)斷,所以功耗較大,難以適應(yīng)大電壓擺幅,大電流輸出的情況。
針對(duì)以上情況,因此需設(shè)計(jì)新增運(yùn)算網(wǎng)絡(luò)F,如圖3所示,這樣才能保證正、負(fù)向的傳輸特性一樣,克服零點(diǎn)失真。
下面來(lái)求網(wǎng)絡(luò)F的運(yùn)算函數(shù),正向輸出時(shí),其傳輸特性為:
設(shè)計(jì)AB類(lèi)輸出級(jí)的重點(diǎn)及難點(diǎn)就是設(shè)計(jì)出滿(mǎn)足速度、功耗要求的運(yùn)算網(wǎng)絡(luò)F,本文提出利用跨導(dǎo)線(xiàn)性原理建立運(yùn)算網(wǎng)絡(luò)F的一種強(qiáng)驅(qū)動(dòng)能力的AB類(lèi)BiCMOS輸出級(jí)。他具有負(fù)向輸出擺幅大、靜態(tài)功耗小、輸出效率高、建立時(shí)間短、正負(fù)向電流輸出能力一致的優(yōu)點(diǎn)。
2 輸出級(jí)分析與設(shè)計(jì)
在分析AB類(lèi)BiCMOS輸出級(jí)原理前,先來(lái)推導(dǎo)一個(gè)重要公式。眾所周知,三極管在線(xiàn)性放大區(qū)工作時(shí),若假定三極管的β>>1其VBE與集電極IC的關(guān)系可表示為:
其中:IS為三極管發(fā)射極反向漏電流,且:
其中:q是電子點(diǎn)荷;A是發(fā)射極面積;Dn是基區(qū)中少數(shù)載流子的平均擴(kuò)散系數(shù);ni是硅材料的本征載流子濃度;WB是基區(qū)寬度;NA是基區(qū)受主雜質(zhì)濃度。
在包含N個(gè)PN結(jié)的閉環(huán)(簡(jiǎn)稱(chēng)TL環(huán)路)中,用某種方法使結(jié)正向?qū)?,結(jié)電壓VBE之和應(yīng)等于0,結(jié)合式(4)和式(5)即得:
式(6)中在所有項(xiàng)均出現(xiàn)熱電壓VT,可以假定所有結(jié)的VT都相等??紤]到ln(1)=0,且IS∝А,式(6)可改寫(xiě)為:
目前任何實(shí)際電路均工作于IE/IS>>1的情況,因此,為保持積為1,在維持合理的工作電流的同時(shí),必需滿(mǎn)足2個(gè)基本條件:
(1)VBE環(huán)內(nèi)的結(jié)數(shù)必須是偶數(shù)(至少2個(gè))。
(2)面向順時(shí)針?lè)较?Cw)和面向逆時(shí)針?lè)较?CCw)的結(jié)數(shù)必須相等。
根據(jù)對(duì)稱(chēng)要求,式(6)可重寫(xiě)為:
IC/IS正是發(fā)射極電流密度,于是式(8)可闡述為:在一個(gè)包含偶數(shù)個(gè)正向偏置BE結(jié)的閉環(huán)中,若面向順時(shí)針?lè)较?Cw)和面向逆時(shí)針?lè)较?CCw)的結(jié)數(shù)相等,則順時(shí)針?lè)较虻陌l(fā)射極電流密度之積等于逆時(shí)針?lè)较虻陌l(fā)射極電流密度之積。此原理是電流模式模擬集成電路設(shè)計(jì)中重要的跨導(dǎo)線(xiàn)性原理(TLP),他是設(shè)計(jì)和分析雙極型BJT模擬集成電路的一個(gè)有力工具。應(yīng)用跨導(dǎo)線(xiàn)性原理使得有可能很快鑒別相當(dāng)復(fù)雜電路的性能,使分析變得簡(jiǎn)單。
圖4是一種利用跨導(dǎo)線(xiàn)性原理的AB類(lèi)BiCMOS輸出級(jí)電原理圖,負(fù)向輸出時(shí)利用Q4的放大作用為M2提供柵極電壓VGS以滿(mǎn)足式(3)的要求。注意,該電路中的電流源I0不能是常數(shù),否則負(fù)向輸出時(shí)Q2始終有一電流不能截止,從而降低輸出級(jí)的效率。實(shí)用中,該電路還必需附加另外輔助電路。
假定Q1~Q4的,則常數(shù)IC1=IC3I1=, 圖4中Q1~Q4形成一個(gè)閉合的BE結(jié)環(huán),靜態(tài)時(shí),所有BE結(jié)都正向?qū)?,跟?jù)跨導(dǎo)線(xiàn)性原理可直接寫(xiě)出:
分別為Q1~Q4靜態(tài)時(shí)的集電極電流,A1~A4分別為Q1~Q4發(fā)射結(jié)面積。
雙電源工作正向輸出時(shí),隨著輸入電壓Vi↑,IC2↑,由式(9)可知IC4↓降低,VJ降低,Q5逐漸開(kāi)啟,Q4逐漸截止,IC5=I0,Q4截止后M2的柵極電壓VGM1=VJ=VK-VBE5VK-0.7=常數(shù),通常在M2的開(kāi)啟電壓以下,此時(shí)輸出極等效于一個(gè)普通射隨器。其最大正向輸出幅度Vomax+由輸入電壓Vi決定:
負(fù)向輸出時(shí),隨著輸入電壓Vi↓ VB1(VB2)↓ 由式(9)可知IC2↓ VBE4↑IC4=(I0-IC5)↑ IC4的增加將使得VJ升高,當(dāng)(IC4)max=I0時(shí),IC2降到最低(IC2)min=KI12/I0,圖5是用Cadence仿真所得的VJ和IC4隨輸出變化的DC掃描,當(dāng)輸出從正向輸出變?yōu)樨?fù)向輸出時(shí),IC4開(kāi)始導(dǎo)通、VJ升高、下拉管M2打開(kāi)、電流灌入。此時(shí)Q5截止,構(gòu)成的以負(fù)載為負(fù)反饋的共射放大器,于是VJ隨著Vi的下降逐漸上升,負(fù)向輸出電壓Vo-逐漸下降,VceQ4不斷減小,當(dāng)不斷減小負(fù)向輸出電壓下降到使Q4退出飽和狀態(tài)時(shí),輸出電壓Vo-降到最低(不再隨Vi的下降而下降)。
先定性分析Vomax-與負(fù)載RL的關(guān)系。在圖4中,由于負(fù)載RL及下拉管M2在Q4構(gòu)成的射級(jí)放大器中是電壓(Vomax-)負(fù)反饋元件,根據(jù)負(fù)反饋原理,這種電壓負(fù)反饋關(guān)系可在很大負(fù)載范圍內(nèi)穩(wěn)定輸出電壓Vomax-,即Vomax-與負(fù)載RL幾乎無(wú)關(guān),只有當(dāng)|Vomax-|/RL≤I0時(shí),此時(shí)M2幾乎截止,I0也將因VJ的減小逐漸退出飽和狀態(tài)而減小,這時(shí)RL的變化才會(huì)使|Vomax-|的變化速率加快。若I0取100μA,則RL在2~40 kΩ范圍內(nèi)變化時(shí)Vomax-的變化幅度不超過(guò)10%。
負(fù)向輸出最大時(shí),下面大致估算負(fù)向最大輸出電壓V0max-。流經(jīng)Q4和M2的電流分為2部分外部灌入電流和Q2的IC2,其中Q2的IC2為:
在通常情況下,負(fù)向輸出時(shí)由于Q5趨近于截止?fàn)顟B(tài),IC2與輸入灌電流相比可以忽略不計(jì)。在負(fù)向輸出最大時(shí)可得出如下結(jié)論,當(dāng)Q4退出飽和狀態(tài)時(shí):
仿真結(jié)果如圖6所示,當(dāng)VJ和Vo接近時(shí),Q4退出飽和狀態(tài)負(fù)向輸出達(dá)到最大值。聯(lián)合式(12)和式(13)可求得:
3 電路仿真模擬結(jié)果
該運(yùn)放輸出級(jí)采用了6μmBiCMOS工藝,設(shè)計(jì)的目標(biāo)是驅(qū)動(dòng)較重電容負(fù)載(達(dá)到100 pF),輸出擺幅>±10 V,較大的電流輸出和灌入電流(達(dá)到5 mA),在最大輸入輸出電壓的情況下負(fù)載可達(dá)到2 kΩ,同時(shí)滿(mǎn)足速度和功耗的要求。
利用Cadence仿真獲得了所希望的較大的轉(zhuǎn)換速率,如圖7所示,是輸入為-10~+10 V峰峰值方波時(shí)的輸出波形??梢?jiàn),在電阻負(fù)載為2 kΩ,電容負(fù)載為100 pF時(shí)最大上升、下降轉(zhuǎn)換速率分別可達(dá)到40 V/μs和30 V/μs。
輸出級(jí)的靜態(tài)和動(dòng)態(tài)功耗是輸出功率電路極其重要的性能指標(biāo),本文所提出的自適應(yīng)偏置AB類(lèi)輸出級(jí)在這方面有著優(yōu)異的表現(xiàn),圖8中所示的2條波形線(xiàn)分別是正向輸出驅(qū)動(dòng)管Q3和負(fù)向輸出下拉管M2在輸出電壓從-10 V變化到+10 V時(shí)電流輸出的DC掃描圖,可以看出,在正向輸出時(shí),M2和Q4(見(jiàn)圖5)都趨近于關(guān)斷,而在負(fù)向輸出時(shí),Q2也趨近于截止,使輸出效率得到極大提高。
4 結(jié) 語(yǔ)
自適應(yīng)偏置AB類(lèi)輸出級(jí)同樣也因正、負(fù)向和靜態(tài)附近工作情況不同其頻率響應(yīng)也不同,主要表現(xiàn)在負(fù)向輸出時(shí)的相移比正向輸出時(shí)大,為改善負(fù)向輸出的頻率特性,引入了共柵MOS晶體管M1,M2,這3個(gè)共柵晶體管使該輸出級(jí)的負(fù)向頻率特性有了明顯改善,仿真結(jié)果表明,這種自適應(yīng)偏置BiCMOSAB類(lèi)輸出級(jí)帶寬、靜態(tài)功耗、速度及負(fù)向擺幅遠(yuǎn)遠(yuǎn)優(yōu)于通常結(jié)構(gòu)的BiCMOSAB類(lèi)輸出級(jí)(輸出擺幅>±10 V,靜態(tài)電流<300μA,正、負(fù)向建立時(shí)間<1.5μS)。
參考文獻(xiàn)
[1]Gray P R Meyer RG .MOS operational amplifier design - tutorial overview [J]. IEEE J .Solid -State Circuit 1982 (12).
[2]Gilbert B . Wideband negative - current mirror[J].Electronics Letters,1975,11(6).
[3]Toumazou,Lidgey C,F(xiàn)J&Haigh,D.G.模擬集成電路設(shè)計(jì)電流模法[M].姚玉潔,
馮軍,尹洪,等譯.北京:高等教育出版社,1996.
[4]Degrauwe M G,Rijmenants,Vittoz J,etal.Adaptive biasing CMOSamplifiers[J].IEEE J Solid-State Circuit,1982,(6).
來(lái)源:0次