系統(tǒng)擴(kuò)展思路
(1)設(shè)計(jì)并制作系統(tǒng)工作的外圍電路:信號(hào)發(fā)生器(正弦波、三角波、方波)、直流工作電源。
(2)系統(tǒng)聯(lián)合調(diào)試成功后,可將單片機(jī)程序通過(guò)編程器進(jìn)行固化到單片機(jī)中,將VHDL設(shè)計(jì)經(jīng)過(guò)綜合適配后的網(wǎng)表對(duì)CPI'D/FPGA進(jìn)行編程下載,將整個(gè)系統(tǒng)的外圍電路設(shè)計(jì)制成印刷電路板。最后將各個(gè)組成部分安裝組成一個(gè)整體系統(tǒng),并進(jìn)行性能測(cè)試,直到滿足設(shè)計(jì)要求為止。
(3)設(shè)計(jì)制作一個(gè)移相網(wǎng)絡(luò):①輸入信號(hào)頻率:100 Hz、1 kHz、10 kHz;②連續(xù)相移范圍:-45°~+45°;③A′、B′輸出的正弦信號(hào)峰一峰值可分別在0.3~5V范圍內(nèi)變化。
圖1 移相網(wǎng)絡(luò)電路圖
{4)設(shè)計(jì)并制作一個(gè)數(shù)字式移相信號(hào)發(fā)生器(圖2 ),用以產(chǎn)生相位測(cè)量?jī)x所需的輸入正弦信號(hào),要求:①頻率范圍:20Hz~20kHz,頻率步進(jìn)為20Hz,輸出頻率可預(yù)置;②A、B輸出的正弦信號(hào)峰-峰值可分別在0.3~5 V范圍內(nèi)變化;③相位差范圍為0~359°,相位差步進(jìn)為1°,相位差值可預(yù)置;④數(shù)字顯示預(yù)置的頻率、相位差值。
圖2 數(shù)字式移相信號(hào)發(fā)生器電路圖
歡迎轉(zhuǎn)載,信息來(lái)自維庫(kù)電子市場(chǎng)網(wǎng)(www.dzsc.com)
來(lái)源:ks990次