www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當前位置:首頁 > 工業(yè)控制 > 電子設計自動化
[導讀]介紹了一種用CPLD(復雜可編程邏輯器件)作為核心控制電路的測試系統(tǒng)接口,通過時cPLD和竹L電路的比較及cPLD在系統(tǒng)中實現的強大功能,論述了CPLD在測試系統(tǒng)接口中應用的可行性和優(yōu)越性,簡單介紹了vHDL在CPLD設計中的應用。實驗證明用CPLD實現的電路具有集成度高、靈活性強、可靠性高、易于升級和擴展等特點。給出了主要電路圖和時序仿真圖。

引言

CLPD(復雜可編程邏輯器件)兼容了LPD(可編程邏輯器件)和通用門陣列的優(yōu)點,具有編程靈活、可實現較大規(guī)模電路的特點,同時具有設計開發(fā)周期短、設計制造成本低、開發(fā)工具先進、標準產品無需測試、質量穩(wěn)定、可實時在線檢驗等優(yōu)點,因此廣泛應用于產品的原型設計和產品生產之中。

1、CPLD在測試系統(tǒng)中的作用

隨著計算機和微電子技術的迅猛發(fā)展,單片機技術被廣泛應用到各種智能儀表、工業(yè)控制及家用電器控制領域。但是它們在提高電路板的集成度、增強系統(tǒng)功能的同時也帶來了很多測試和維修上的問題。傳統(tǒng)的測試儀器和設備(如萬用表、示波器、邏輯分析儀等)已不能適應現代測試要求,更無法快捷地診斷出系統(tǒng)的故障所在,因此給一個產品的生產和維護帶來了諸多困難。

為了提高診斷效率,我們設計了一套基于虛擬儀器的單片機電路板故障測試診斷系統(tǒng)。

本系統(tǒng)接口的硬件部分由仿真cPu、sRAM、RS232接口芯片、各種接插件加上核心控制電路構成(見圖1)。對于核心控制電路可以考慮兩種方案:一種是采用TL集成電路塊如74LS573、74璐135、74LS24、74璐245等幾十個芯片構成;另一種是采用CPLD構成。

下面對兩種方案進行比較。

1)可靠性

CPL/DFPGA的可靠性極高,幾乎可將整個系統(tǒng)下載于同一芯片中,從而大大縮小了體積,易于管理和屏蔽,而傳統(tǒng)的TTL器件數量多、體積大,由此帶來的故障隱患大,可靠性低,故障診斷困難。

2)可調整性

CPL/DFPGA可以通過軟件編程而對其硬件的結構和工作方式進行重構,它采用先進的JTAc-ISP和在系統(tǒng)配置編程方式,在十SV工作電平下可隨時對CPLD進行全部或部分地在系統(tǒng)編程,其編程次數多達1萬次,而傳統(tǒng)竹L器件不能再改變其邏輯功能,即使設計有誤也無法很快進行調整。

3)可移植性

由于開發(fā)工具的通用性、設計語言的標準化以及設計過程幾乎與所用CPLD的硬件結構沒有關系,所以設計成功的各類邏輯功能塊軟件有很好的兼容性和可移植性,它幾乎可用于任何型號的CPLD中,而傳統(tǒng)的TL器件根本不具有可移植性。

4)開發(fā)周期

由于相應的EDA軟件功能完善而強大,仿真方式便捷而實時,開發(fā)過程形象而直觀,兼之硬件因素涉及甚少,因此可以在很短時間內完成十分復雜的系統(tǒng)設計,而傳統(tǒng)的TrL器件從設計原理圖、印制版圖到制板、調試至少需花幾星期時間,更不用說調試成功需花的時間可能長達數月之久。

由以上比較可以看出,用CPLD實現系統(tǒng)硬件的核心控制電路更加合理。CPLD的功能示意圖見圖2。

本測試系統(tǒng)中,cPLD的主要功能是切換wR、TxD和RxD這3根信號線,因為CPU在通信狀態(tài)和仿真狀態(tài)時都要用到這3根信號線。當接口板在與PC機通信時,這3個信號輸人CPLD后輸出為wRI、TXDI和RXDI;當CPU執(zhí)行測試程序發(fā)送測試數據到被測板時,它們又從CPLD輸出切換為WRZ、TxDZ和RxDZ。CPLD的另外一個主要工作是隔離接口板上的邵口、咫口的地址數據線和ALE、PSEN等控制線,防止被測板上的故障影響到自身工作。從圖1可以看到,即OUT、P2OUT、ALEOUT,PSENOUT正是印口線、PZ口線、ALE線、PSEN線經隔離后才送到仿真頭的信號,而CPU的其他信號如PI口、T0,T1等則直接送到仿真頭上。另外,輸出信號AL是經過鎖存的低地址信號線。測試結果的取回有3種方式:總線數據和SRAM、ROM的測試結果通過仿真頭從邵OUT送人CPLD隔離后由即口送入CPU;顯示接口、鍵盤接口等接口數據通過ro針或16針扁平電纜插頭從DATAI送人CPLD隔離后也由印送人CPU;其他一些遠離總線的電路節(jié)點則通過探針從DATAZ送人CPLD后再送人CPU。

2、CPLD的設計

CPLD的設計是硬件系統(tǒng)中最重要的一環(huán)。從需要使用的FO引腳和硬件資源考慮,決定選用Altera公司MAX700()S系列中的7128SLC84一15芯片。該芯片內部有128個邏輯塊、64個FO引腳,PLCC封裝,可以在+SV和+3.3V下工作。

硬件描述語言全部采用VHDL。這種語言的特點在于將一項工程設計或稱設計實體(可以是一個組件、一個電路或一個系統(tǒng))分成外部(或稱可視部分)和內部(或稱不可視部分)兩部分,然后再設計實體的內部功能和算法。

如圖2所示,在本測試系統(tǒng)中CPLD要實現以下功能:

a)用做單片機系統(tǒng)中的外部低地址鎖存器,相當于74璐573。

b)用做通信CPu和仿真CPU之間的切換開關。

因為接口板中的CPU在與PC機進行通信時需要用到控制線TXD、RXD,在往SRAM中寫數據時需要用到WR線,而在仿真測試用做仿真CPU時所有的3根總線均要提供給被測板,所以必須對兩種狀態(tài)都要使用的控制線進行切換。切換的方法是在單片機的程序中執(zhí)行幾條指令,這類似于Flash的防誤操作方法。向外部數據存儲器地址FFFEH寫數據9H,即

MOVXDPTR,#OFFFEH

MOVA,#99H

MOVX @DPTR,A

就可以將CPU切換到仿真狀態(tài)。

往FFFFH寫數據55H,即

MOVX DPTR,#OFFFFH

MOVA,#55H

Mov xnDPTR .A

就可以將CPU切換到通信狀態(tài)。

具體的原理是在CPLD內部用vHDL語言設計了一個切換開關。向FFFEH地址寫9H,切換開關在WR下降沿檢測到此時的低地址為FEH、高地址為FFH、數據為9H時,就將WR信號輸出到WRZ引腳,而WRI引腳輸出為高阻狀態(tài);同理,往FFFFH地址寫5H,則將WR信號輸出到WRI引腳,而WRZ引腳輸出為高阻狀態(tài)。因此,每次切換須同時滿足3個條件(低地址、高地址、數據)均相同。這樣,當用做仿真CPU時提供給被測板的數據地址空間幾乎是全空間的,發(fā)生誤切換的概率幾乎沒有。

c)用做取回測試結果通道的切換開關。因為被測單片機電路板有可能不止一個FO接口,每個接口的測試數據都要由刊口送人單片機,這就需要一個切換開關來控制幾條通路的數據輸人以防止數據沖突。

采用的方法是給每個通路人為地分配一個程序存儲空間地址,如鍵盤口為8082H、顯示口為8083H、打印口為8084H等,使用MOVC指令來打開通道,即

MOVDPrR,#8082H

CLRA

MOVC A,@DPTR+A

這是將鍵盤口的測試結果通過8針的扁平電纜取回。

MOV DPTR,#8083H

CLRA

MOVCA,@DPTR+A

這是取回顯示口的數據,同理可取回其他口的數據。

具體原理是在CPLD中設計了一個多路轉換開關,以鍵盤口為例,轉換開關的條件是當PSEN為低,低地址為82H,高地址為80H時輸人鍵盤口的數據,不理會其他口的數據。

d)隔離接口板與被測板上的邵口、PZ口及控制線。如果不隔離兩個板上的三總線,當被測板發(fā)生故障必將影響接口板,使得接口板根本無法工作,更談不上對被測板進行故障診斷。PI口不用隔離是因為PI口不屬于三總線。

具體的工作原理是用CPLD模擬單片機內部即口的時序,即先送出低地址,再送出數據。分析PO口讀寫外部數據存儲器的時序可知,讀周期中,低地址在ALE為高電平時送出,而數據在RD上升沿時讀人;寫周期中,低地址也在ALE為高時送出,外部器件在WR為低電平時打開,保證數據在低電平時有效寫人。

在后面波形圖中可以看到時序符合數據的有效讀人和送出。P1口沒有特別時序要求,輸人CPLD后直接輸出。

e)直接驅動一個LED燈閃爍。通過計數AEL次數來翻轉電平,這樣可以判斷CPLD或接口板上的單片機是否工作正常。

3、CPLD的仿真

在用VHDL語言完成CPLD的設計并編譯通過后就可以進行波形仿真,仿真主要是驗證設計的時序是否滿足實際的運行情況,所以仿真的條件須大致模擬系統(tǒng)的實際工作條件。本系統(tǒng)模擬的條件是晶振為11.092MHz的單片機時序。

按照單片機寫外部數據存儲器的時序進行切換WR、RxD、TXD信號仿真,從仿真波形圖上可以看出,在發(fā)出切換到仿真CPU指令后WR入RxDZ、TxDZ能在下一個周期分別輸出WR、RxD、TxD信號,而wRI、RXDI、TXDI都延遲幾納秒后變成高阻;同理,在發(fā)出切換到通信CPU指令后也能正確地切換。仿真圖如圖3所示。

按照單片機讀外部程序存儲器時序進行取I/0口數據仿真,從仿真波形圖上也可看出,在發(fā)出取I/0口數據的MOvc指令后,數據結果延遲一段時間后開始出現在數據總線上,但只要在PSEN上升沿來到時數據還能保持,CPU就可以有效讀人。仿真圖見圖4。

另外,數據線、地址線的隔離也比較理想,可保證數據線上的數據有效寫人外部器件和有效讀入數據。

4、結束語

經過實踐證明,本測試系統(tǒng)接口應用CPLD后大大簡化了電路,提高了系統(tǒng)整體性能,使系統(tǒng)具有了集成度高、靈活性強、可靠性高、易于升級和擴展等特點。

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內容真實性等。需要轉載請聯(lián)系該專欄作者,如若文章內容侵犯您的權益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或將催生出更大的獨角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數字化轉型技術解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關鍵字: AWS AN BSP 數字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術公司SODA.Auto推出其旗艦產品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時1.5...

關鍵字: 汽車 人工智能 智能驅動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務能7×24不間斷運行,同時企業(yè)卻面臨越來越多業(yè)務中斷的風險,如企業(yè)系統(tǒng)復雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務連續(xù)性,提升韌性,成...

關鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據媒體報道,騰訊和網易近期正在縮減他們對日本游戲市場的投資。

關鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數據產業(yè)博覽會開幕式在貴陽舉行,華為董事、質量流程IT總裁陶景文發(fā)表了演講。

關鍵字: 華為 12nm EDA 半導體

8月28日消息,在2024中國國際大數據產業(yè)博覽會上,華為常務董事、華為云CEO張平安發(fā)表演講稱,數字世界的話語權最終是由生態(tài)的繁榮決定的。

關鍵字: 華為 12nm 手機 衛(wèi)星通信

要點: 有效應對環(huán)境變化,經營業(yè)績穩(wěn)中有升 落實提質增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務引領增長 以科技創(chuàng)新為引領,提升企業(yè)核心競爭力 堅持高質量發(fā)展策略,塑強核心競爭優(yōu)勢...

關鍵字: 通信 BSP 電信運營商 數字經濟

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術學會聯(lián)合牽頭組建的NVI技術創(chuàng)新聯(lián)盟在BIRTV2024超高清全產業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現場 NVI技術創(chuàng)新聯(lián)...

關鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會上,軟通動力信息技術(集團)股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關鍵字: BSP 信息技術
關閉
關閉