www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當前位置:首頁 > 工業(yè)控制 > 電子設(shè)計自動化
[導讀]隨著集成電路技術(shù)的高速發(fā)展,VHDL已成為設(shè)計數(shù)字硬件時常用的一種重要手段。介紹EDA技術(shù)及VHDL語言特點,以串行加法器為例,分析串行加法器的工作原理,提出了一種基于VHDL語言的加法器設(shè)計思路,給出串行加法器VHDL源代碼,并在MAX+PLUSII軟件上進行仿真通過。

1、引言

電子產(chǎn)品隨著技術(shù)的進步,更新?lián)Q代速度可謂日新月異。EDAI'輝lectronicDesignAutomatic)技術(shù)的應(yīng)用很好地適應(yīng)了這一特點。通過設(shè)計和編程,由可編程邏輯器件CPLD/FPGAn-構(gòu)成的數(shù)字電路,取代了常規(guī)的組合和時序邏輯電路,實現(xiàn)了單片化,使體積、重量、功耗減小,提高了可靠性。

目前EDA技術(shù)在一般的數(shù)字系統(tǒng)、數(shù)字信號處理系統(tǒng)等領(lǐng)域獲得廣泛應(yīng)用,它將成為今后電子設(shè)計的主流。VHDL語言作為可編程邏輯器件的標準語言描述能力強,覆蓋面廣,抽象能力強,應(yīng)用越來越廣泛。VHDL語言具有多層次描述系統(tǒng)硬件功能的能力,可以從系統(tǒng)的數(shù)學模型直到門級電路,其高層次的行為描述可以與低層次的RTL描述和結(jié)構(gòu)描述混合使用;設(shè)計者可以實現(xiàn)從文本編輯、功能仿真、邏輯綜合、布局布線、時序仿真到編程下載整個開發(fā)過程,大大減輕了設(shè)計人員的工作強度,提高了設(shè)計質(zhì)量,減少了出錯的機會。下面介紹如何在美國ALTERA公司的MAX+PLUSH平臺上應(yīng)用VHDL實現(xiàn)串行加法器。

2、串行加法器設(shè)計原理

多位串行加法器的工作原理閻是從最低位開始逐位相加并向高位進位,基于這個原理,采用移位加法實現(xiàn)串行加法器。設(shè)兩個無符號數(shù)A=a-tart...ao和B=b.-,b,^...bo,兩者相加產(chǎn)生的和SUM=S-lS-:...So,其工作原理如圖1所示,由三個移位寄存器和一個加法器有限狀態(tài)機組成,其中三個寄存器用來存放A,B和Sum數(shù)據(jù)。其工作原理是,假定輸人移位寄存器有并行加載功能,首先把A,B的值加載到寄存器,然后在每一個時鐘周期,通過加法器有限狀態(tài)機將相應(yīng)的一位相加,在時鐘周期的結(jié)尾處將這一位相加結(jié)果移到Sum寄存器。三個寄存器都采用同步正邊沿觸發(fā)器,所有變化都在時鐘正邊沿之后很快發(fā)生,這時三個寄存器的內(nèi)容都向右移,將已得到的和位移到Sum,并把兩個加數(shù)寄存器的下一個位a與b:送給加法器有限狀態(tài)機。

加法器有限狀態(tài)機的工作原理:由兩個狀態(tài)M和N分別表示進位值0和10狀態(tài)圖如圖2所示,采用有限狀態(tài)機的Mealy模型。由于每一位相加,都是由全加器構(gòu)成的,因此根據(jù)狀態(tài)圖可寫出次態(tài)全加器的邏輯表達式:

Y=ab+ay+by

s=a+b+y

其中y為進位輸人,a和b為兩個輸人數(shù)據(jù),Y為進位輸出,s為全加器的和。串行加法器可以實現(xiàn)任意位數(shù)據(jù)加法的簡單電路。

3、基于VHDL串行加法器的實現(xiàn)

串行加法器的VHDL描述由移位寄存器和加法器有限狀態(tài)機組成??梢园岩莆患拇嫫髯鳛橐粋€子電路,在主程序中可以多次調(diào)用。

3.1移位寄存器實現(xiàn)

下面是4位移位寄存器的VHDL代碼,采用FOR LOOP結(jié)構(gòu)來實現(xiàn),源程序如下:

LIBRARYIEEE;

USEIEEE.STD-LOGIC-1164.ALL;

ENTITYshiftIS GENERIC(n:INTEGER:=4);

PORT(r:INSTD-LOGIC-VECTOR(n-1DOWNTO0);

1,e,w:INSTD-LOGIC;

clk:INSTD_LOGIC;

q:BUFFERSTD-LOGIC-VECTOR(n-1DOWNTO0));

ENDshift;

ARCHITECTUREbehaOFshiftIS

BEGIN

PROCESS

BEGIN

WATTUNTILclk'EVENTANDclk='1';

IFe='1'THEN

IF1='l'THEN

q<=r,

ELSE

gebit:FORiIN0TOn-2LOOP

q(i)<=q(i+l);

END LOOP;

q(n-1)<=w;

ENDIF;

ENDIF;

ENDPROCESS;

ENDbeha;

若要實現(xiàn)更多位移位寄存器,則只要修改n值即可。程序中r是輸人信號,clk是時鐘信號,e是使能端。當1='1’時對移位寄存器并行加載,卜'0’時,寄存器處于右移狀態(tài),串行數(shù)據(jù)從輸人端w移人寄存器的最高位。仿真結(jié)果如圖3所示。

3.2串行加法器的VHDL設(shè)計

八位串行加法器VHDL代碼如下:

LIBRARYIEEE;

USEIEEE.STDLOGIC-1164.ALL;

ENTITY adderIS

GENERIC(length:INTEGER:=8);

PORT(erset:INSTDLOGIC;

clk:INSTD-LOGIC;

a,b:INSTD-LOGIC-VECTOR(length-1DOWNTO0);

co:outSTD-LOGIC;

sum:BUFFERSTD-LOGIC-VECTOR(length一1DOWNTO0));

ENDadder;

ARCHITECTUREbehaOFadderIS COMPONENTshift

GENERIC(n:INTEGER:=4);

PORT(r:INSTD-LOGIC-VECTOR(n-1DOWNTO1,e,w:INSTD-LOGIC;

elk:INSTD-LOGIC;

q:BUFFERSTD-LOGIC-VECTOR(n-1DOWNTO0));

ENDCOMPONENT;

SIGNALga,gb,null-in:STD_LOGIC-VECTOR(length-1DOWNTO0);

SIGNALs,low,high,run:STD-LOGIC;

SIGNALcount:INTEGERRANGE0TOlength;

TYPEstate-typeIS(M,N);

SIGNALy:state-type;

BEGIN

low<='0';

high<二,1';

shiftA:shiftGENERICMAP(n=>length)PORTMAP(a,erset,high,low,clk,ga);

shiftB:shiftGENERICMAP(n=>length)PORTMAP(b,reset,high,low,clk,gb);

adderFSM:PROCESS(erset,clk)BEGIN

IFerset='l'THEN

y<=M;

ELSIFelk'EVENTANDclk='1'THEN

CASEyIS

WHENM=>IF(qa(0),1'ANDqb(0)='1')THENy<=N;

ELSE

y<=M;

ENDIF;

WHENN=>

IF(ga(0)='0'ANDqb(0)='0')THENy<-M;

ELSE

y<=N;

ENDIF;

ENDCASE;

ENDIF;

ENDPROCESSadderFSM;

WITHySELECT

s<-ga(0)XORqb(0)WHENM,

NOT(ga(0)XORqb(0))WHENN;

Null_in<二(OTHERS=>'0');

shiftsum:shiftGENERICMAP(n=>length)

PORTMAP(nulin,erset,run,s,clk,sum);

stop:PROCESS

BEGIN

WAITUNTIL(elk'EVENTANDclk='1');

IFerset='1'THEN

count<=length;

E,ISIFrun='l'THEN

count<=count-1;

ENDIF;

ENDPROCESS;

run<='0'WHENcount-OELSE'1';

co一out:PROCESS

BEGIN

WAITUNTIL(clk-EVENTANDclk='1');

IFy=MTHEN

co<=,0';

EISE

co<=,1';

ENDIF;

ENDPROCESScoout;

ENDbeha;

程序中采用三個進程描述:adderFSM進程描述加法器有限狀態(tài)機;stop進程描述減法計數(shù)器,用來決定加法器什么時候由于n位所要求的和出現(xiàn)在輸出移位寄存器而停止;co-out描述進位co輸出。

程序經(jīng)Max+PlusII中的Compiler編譯,再通過Simulator和Timinganalyzer工具分別進行功能仿真和時序仿真,仿真結(jié)果如圖4所示,其中reset是輸人控制端,clk是時鐘信號,a和b是輸人數(shù)據(jù),sum是和數(shù),co是進位,y表示有限狀態(tài)機的狀態(tài)。仿真正確后,可通過計算機并口上的Byteblaster下載電纜將生成的配置文件直接下載到芯片MAXEPM7128SLC84-15進行驗證,測試結(jié)果與實際相符。

4、結(jié)束語

本文通過串行加法器VHDL設(shè)計表明,VHDL在邏輯電路的設(shè)計中具有以下優(yōu)點:

(1)VHDL語言硬件描述能力強、設(shè)計方法靈活;(2)設(shè)計者只需掌握VHDL語言及相關(guān)EDA設(shè)計軟件的使用,而不需考慮較多的硬件結(jié)構(gòu)就可以設(shè)計所需要的數(shù)字系統(tǒng);(3)隨時可對設(shè)計內(nèi)容進行仿真,查驗系統(tǒng)功能;(4)程序可移植性強、易于修改;因此,隨著集成電路技術(shù)的高速發(fā)展,作為當代電子設(shè)計人員,HDL已成為設(shè)計數(shù)字硬件時常用的一種重要手段。

本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫毥谦F公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數(shù)字化轉(zhuǎn)型技術(shù)解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關(guān)鍵字: AWS AN BSP 數(shù)字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運行,同時企業(yè)卻面臨越來越多業(yè)務(wù)中斷的風險,如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報道,騰訊和網(wǎng)易近期正在縮減他們對日本游戲市場的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會開幕式在貴陽舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導體

8月28日消息,在2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機 衛(wèi)星通信

要點: 有效應(yīng)對環(huán)境變化,經(jīng)營業(yè)績穩(wěn)中有升 落實提質(zhì)增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競爭力 堅持高質(zhì)量發(fā)展策略,塑強核心競爭優(yōu)勢...

關(guān)鍵字: 通信 BSP 電信運營商 數(shù)字經(jīng)濟

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術(shù)學會聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現(xiàn)場 NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會上,軟通動力信息技術(shù)(集團)股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉