www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當前位置:首頁 > 工業(yè)控制 > 電子設計自動化
[導讀]大規(guī)??删幊踢壿嬈骷虴DA技術已經(jīng)代替?zhèn)鹘y(tǒng)的設計方法,逐漸成為電子系統(tǒng)設計者的主要設計手段。本文介紹使用MAX+PIusII開發(fā)軟件和CPLD器件,通過軟件的方式設計硬件,實現(xiàn)一個具體的數(shù)字電路功能,設計方法更加靈活、高效,并且可在線修改。

在現(xiàn)代電子系統(tǒng)中,數(shù)字化和集成化成為發(fā)展的必然趨勢,電子設計自動化(EDA)技術已經(jīng)逐漸成為電子系統(tǒng)設計的主要方向和潮流,傳統(tǒng)的數(shù)字系統(tǒng)沒計方法已經(jīng)逐漸被淘汰。作為電子工程師和系統(tǒng)設計人員學習、掌握相關知識和技術已勢在必行。EDA就是利用計算機設計電子電路和系統(tǒng)的軟件工具,極大地提高了電路設計的效率和可靠性。減輕了設計者的勞動強度。它的實現(xiàn)是與可編程邏輯器件CPLD/FPGA(ComplexPro—grammableLogicDevice/FieldProgrammableGateArray)技術的迅速發(fā)展息息相關的。這一類器件可以通過軟件編程對其硬件結構和工作方式進行重構,打破了軟硬件之間的屏障。美國Altera公司推出的發(fā)展較完善的MAX+Plush軟件就是用于開發(fā)CPLD的EDA軟件工具,它界面友好。易學易用并具無可比擬的靈活性和高效性。

1. MAX+Plusll軟件開發(fā)平臺介紹

設計CPLD時可以利用Altera公司提供的免費基本版MAX+PlusIll0。2軟件實現(xiàn)。此軟件可通過Altera公司網(wǎng)站免費下載。

MAX+Plush軟件的設計流程分四步。即設計輸入、設計編譯、設計驗證和器件編程。

①設計輸入。MAX+Plush軟件的設計輸入的方法有多種,主要包括:

原理圖輸入方式:這種輸入方式多用于不太復雜的系統(tǒng)設計中,對于我們的頻率計設計就可以采用。因為用此方式不但方便也很直觀。

文本設計輸入方式:文本設計文件可以使用AHDL語言、VHDL語言、VerilogHDL語言。三種都是硬件描述語言,每種都有其各自的特點。

波形輸入方式:設計者根據(jù)建立的輸入,輸出波形生成邏輯關系,本設計將不使用這種輸入方式,但可以利用波形關系進行設計驗證。

②設計編譯。MAX+P1usII提供了一個全集成編譯器,編譯過程經(jīng)歷網(wǎng)表提取,數(shù)據(jù)庫建立,邏輯綜合,資源分配,適配,時序仿真網(wǎng)表文件提取,裝配等環(huán)節(jié)。生成一系列標準文件,若在其中某個環(huán)節(jié)出現(xiàn)錯誤,編譯器會停止編譯,告訴你錯誤出現(xiàn)的位置及原因。

③設計驗征。MAX+Plush還有時序分析,功能仿真,輸入輸出波形分析等功能,以幫助驗證設計的正確性。

④器件編程。對設計文件編譯。仿真后,將設計的項目下載(或稱為配置)到所選器件上的過程。

2. 數(shù)字電路設計

PLD設計中,原理圖輸入比較直觀。效率高,但設計大規(guī)模CPLD時顯得很繁瑣。當進行大規(guī)模CPLD設計時通常選擇文本輸入方式。如前所述,文本輸入有AHDL、VHDL、VerilogHDL三種語言,我們選擇其中VHDL語言簡單介紹給大家。VHDL語言硬件描述能力很強。同樣是基于英語的一種編程語言。類似其他高級編程語言。只要有一定英語知識,就會很容易掌握并理解VHDL語言的描述。

(1)電路功能描述

利用VHDL語言設計一個簡單的數(shù)字電路。原理框圖如圖1所示,該電路用于計數(shù)電路之前的控制信號產生,功能要求是對外部電路產生送入的clk(8Hz)信號進行計數(shù),輸出信號送入控制電路周期性地產生3個信號控制后級計數(shù)電路,這三個信號分別是:

①閘門信號CS,也稱計數(shù)控制信號:控制計數(shù)模塊的計數(shù)和⋯停止計數(shù),計數(shù)控CS的高電平部分正好是1秒,CS的低電平部分是計數(shù)模塊停止計數(shù)時間。

②鎖存信號lock:當計數(shù)模塊在1秒時間計數(shù)結束后產生一個送數(shù)信號,即把計數(shù)信號送進鎖存器,高電平有效。

③清零信號clr:在每次計數(shù)模塊開始計數(shù)前,清除模塊內原先的計數(shù)值,使其為零,同樣是高電平有效。

圖l 電路原理框圖

(2)電路設計

利用MAX+PIusII軟件環(huán)境下建立VHDL語言輸入文件設計控制信號產生電路,輸入源程序如下:

①十進制計數(shù)電路

 

單元電路設計完成后,建立相應電路符號,在原理圖輸人方式下,將各單元電路符號按圖1所示電路原理框圖邏輯關系連接,通過保存、編譯,確認正確無誤后可以說完成了CPLD內部電路的設計。

邏輯功能仿真:創(chuàng)建波形編輯文件,保存為*.scf,得到仿真結果如圖2。

經(jīng)過器件選擇,管腳鎖定,編程下載等工作即可將設計項目下載至芯片,完成數(shù)字電路功能。

圖2 電路的仿真結果

3. 結束語

顯然,比起用卡諾圖化簡再用相應集成片連線搭接電路.利用EDA技術設計數(shù)字電路更為靈活方便,設計周期也大大減小。本設計采用自頂向下的設計方法,從系統(tǒng)總體功能出發(fā)分解出相應基本邏輯模塊條理清晰,修改起來也更方便,可以說,EDA技術改變了傳統(tǒng)數(shù)字系統(tǒng)設計方法、設計過程和設計觀念,必將成為現(xiàn)代電子系統(tǒng)設計的核心。

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內容真實性等。需要轉載請聯(lián)系該專欄作者,如若文章內容侵犯您的權益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或將催生出更大的獨角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數(shù)字化轉型技術解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關鍵字: AWS AN BSP 數(shù)字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術公司SODA.Auto推出其旗艦產品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時1.5...

關鍵字: 汽車 人工智能 智能驅動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務能7×24不間斷運行,同時企業(yè)卻面臨越來越多業(yè)務中斷的風險,如企業(yè)系統(tǒng)復雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務連續(xù)性,提升韌性,成...

關鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報道,騰訊和網(wǎng)易近期正在縮減他們對日本游戲市場的投資。

關鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據(jù)產業(yè)博覽會開幕式在貴陽舉行,華為董事、質量流程IT總裁陶景文發(fā)表了演講。

關鍵字: 華為 12nm EDA 半導體

8月28日消息,在2024中國國際大數(shù)據(jù)產業(yè)博覽會上,華為常務董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權最終是由生態(tài)的繁榮決定的。

關鍵字: 華為 12nm 手機 衛(wèi)星通信

要點: 有效應對環(huán)境變化,經(jīng)營業(yè)績穩(wěn)中有升 落實提質增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務引領增長 以科技創(chuàng)新為引領,提升企業(yè)核心競爭力 堅持高質量發(fā)展策略,塑強核心競爭優(yōu)勢...

關鍵字: 通信 BSP 電信運營商 數(shù)字經(jīng)濟

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術學會聯(lián)合牽頭組建的NVI技術創(chuàng)新聯(lián)盟在BIRTV2024超高清全產業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現(xiàn)場 NVI技術創(chuàng)新聯(lián)...

關鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會上,軟通動力信息技術(集團)股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關鍵字: BSP 信息技術
關閉
關閉